共查询到20条相似文献,搜索用时 62 毫秒
1.
2.
3.
4.
提出了一种由单形规范线性分段(SCPWL)函数与记忆多项式级联的数字预失真器,并给出了复数域两步最小二乘参数辨识算法。不同于以往一种预失真器适用一种功放模型的情况,所提的预失真算法利用SCPWL函数的分段特性以及记忆多项式的非线性记忆特性,在完成参数辨识的同时自动地调整结构,可适用于传统以及强非线性新型功放模型的线性化补偿。将所提预失真器分别应用于传统记忆多项式、两箱模型以及新型包络跟踪功放。经过计算机仿真,功放输出的幅频特性和频谱曲线表明所提预失真器能够有效地补偿多种功放的非线性特性。算法仿真比较结果也表明,针对包络跟踪功放,所提复数两步最小二乘算法的邻道泄漏比(ACLR)可改善约35 dB,性能优于最小均方(LMS)类算法约30 dB。 相似文献
5.
6.
7.
8.
9.
10.
本文针对功率放大器的数字预失真技术进行了研究,主要的内容包括:分析了数字预失真技术的国内外发展现状,衡量功放线性化程度的主要技术指标,描述了功率放大器的无记忆效应和有记忆效应情况下的行为模型.基于16QAM的数据系统,对多种项式的预失真,采用间接学习结构来实现,并基于最小递归二乘RLS算法分别对有记忆多项式预失真进行了仿真分析.仿真的结果表明基于Volterra级数的记忆多项式预失真收敛速度虽一般,却能很有效的改善PA的ACPR值几个dB左右.最后,通过Matlab软件仿真,验证了所设计的数字预失真技术的正确性. 相似文献
11.
针对PA的非线性和记忆效应,有记忆自适应预失真技术是最有效的线性化技术.在选取合适阶数、记忆深度的有记忆多项式模型的基础上,采用RLS和LMS结合的混合算法,并设定误差门限值以使两种算法合理转换.仿真分析表明,该方法可以有效补偿系统的非线性和记忆效应. 相似文献
12.
13.
14.
15.
在对功率放大器的非线性放大特性研究的基础上,提出了在SoC为核心的硬件平台上对短波功放进行可重构预失真线性化的方法。文章重点对改进型Hammerstein 模型进行了改进,修改后的模型不仅在硬件上易于实现,而且具备模式切换功能,可以根据需求选择不同的有记忆模型或无记忆模型。实验结果证实了修改后的模型能有效地抑制短波功放的带外寄生辐射。提出的基于SoC 硬件平台的预失真线性化实现方案可以很方便地实现各种不同的预失真非线性模型,节省系统硬件资源,具有重要的工程实际应用价值。 相似文献
16.
17.
针对当前数字预失真系统的软核处理能力较差、速度较慢等问题,提出了一种基于Zynq和AD9361联合预失真的架构。该架构具有高集成度、高计算效率的特点。功率放大器的数字模型采用记忆多项式模型,并采用新提出的基于查找表和卷积模块的硬件实现方法,更易于工程实现。自适应算法采用归一化最小均方误差算法,结合正交频分复用技术调制信号,分析、仿真和实验证明,在记忆深度为Q、非线性阶数为K、运算单元延迟分别为P与M时,新提出的预失真器结构的硬件乘法器消耗相较于目前常用的多项式与查找表结构分别减少了Q个和2Q+3个,同时其运算周期相较于目前常用的记忆多项式与查找表实现方式分别降低了(3K-1)P与M个。通过频谱仪观察预失真后的信号,其邻信道功率比改善了10 dBc左右。 相似文献
18.
为了弥补传统数字预失真方法在收敛速度和稳定性方面的不足,采用了一种根据输入信号功率的统计特性,将其分成不同等级的处理方法,并对提出的方法进行了分析和仿真。从仿真结果看,所提出的方法跟传统方法相比,将ACLR改善了7dB。 相似文献
19.