首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到18条相似文献,搜索用时 0 毫秒
1.
提出一种通过引入多值求和信号指导设计二值神经元MOS电路的方法.对每个神经元MOS管的逻辑功能均采用传输开关运算予以表示.在此基础上设计了实现常用二变量逻辑函数的神经元MOS电路和全加器等电路.采用所提出的方法综合得到的电路结构十分简单,而且很容易确定各耦合电容之间的取值比例.设计结果同时表明,利用浮栅电压信号易于实现求和的优点,通过引人求和辅助变量可显著简化对电路的综合过程.采用TSMC0.35μm双层多晶硅CMOS工艺参数的HSPICE模拟结果验证了所提出设计方案的正确性.  相似文献   

2.
钟控神经MOS管的改进及其在多值电路中的应用   总被引:1,自引:0,他引:1  
首先对钟控神经MOS管进行研究,提出了相应的改进方法.然后采用此改进的钟控神经MOS管设计了一种新型多值触发器.与传统的触发器相比较,此多值触发器具有结构简单、速度快、功耗低等特点;而且无需改变电路结构就可实现不同基的多值触发器.PSPICE模拟证明了所设计的电路具有正确的逻辑功能.  相似文献   

3.
通过对νMOS管特性和多值逻辑电路设计原理的研究,本文提出一种新型多值计数器的设计方案。该方案利用νMOS管具有多输入栅加权信号控制及浮栅上的电容耦合效应等特性,结合二值逻辑编码方法,实现电路的多值输出。用PSPICE对所设计的电路模拟验证,结果表明,所设计的电路逻辑功能正确,结构简单,功耗低,且通用性强,易于实现。  相似文献   

4.
提出一种采用多输入浮栅MOS管设计具有可控阈值功能的电压型多值逻辑电路的方法.对每个浮栅MOS管的逻辑功能均采用传输开关运算予以表示以实现有效综合。在此基础上提出了一种新的电压型多输入浮栅MOS四值编码器和译码器设计。所提出的电路在结构上得到了非常明显的简化,并可采用标准的双层多晶硅CMOS工艺予以实现。此外,这些电路具有逻辑摆幅完整、延迟小等特点。采用TSMC0.35μm双层多晶硅CMOS工艺参数的HSPICE模拟结果验证了所提出设计方案的正确性。  相似文献   

5.
提出了一种新型的神经元MOS源极跟随电路结构,该电路即使在输入信号小于阈值电压的情况下也能够完成源极跟随的功能,因而具有较高的精度.仿真和实验结果表明它比传统的神经元MOS源极跟随电路具有更高的精度.  相似文献   

6.
雷晶   《电子器件》2007,30(6):2057-2060
为实现施密特触发器低功耗、回差可控,将神经元MOS器件的控阈技术用于施密特触发器的设计中,设计出基于神经元MOS器件的施密特触发器,并且进一步提出了外部可控回差的施密特触发器的设计.通过HSPICE对电路进行模拟,实验表明此设计仅需2个MOS管,功耗降低30%.并且这种通过改变外部电压值调整回差电压大小的方法比以往的方法更为方便实用.  相似文献   

7.
杨媛  高勇  余宁梅  刘梦新 《半导体学报》2004,25(9):1074-1078
提出了一种新型的神经元MOS源极跟随电路结构,该电路即使在输入信号小于阈值电压的情况下也能够完成源极跟随的功能,因而具有较高的精度.仿真和实验结果表明它比传统的神经元MOS源极跟随电路具有更高的精度  相似文献   

8.
设计了一款基于高压BCD工艺的内集成MOS自举电路,将其应用于高压集成电路(HVIC)。对传统的内集成MOS自举电路进行改进,该改进版内置MOS自举电路集成升压控制模块,实现在HVIC通电后屏蔽HVIC输入信号,并通过集成的升压电路将自举电容电压充到预期值,解决了以往使用传统的内置MOS自举功能时,因充电速度慢、充电电压低所导致的触发HVIC欠压保护和电器频繁停机问题。基于SMIC 3μm BCD工艺对所设计的自举电路的HVIC进行流片验证。测试结果表明,升压电路将HVIC供电电压从15 V升高至16.4 V,自举电容电压可达到预期值,同时实现了替代外接自举二极管或通过SOI工艺内置自举二极管的自举功能。  相似文献   

9.
为了实现基于符号逻辑的神经网络系统,本文定义了一种逻辑神经元模型,并采用了电流型CMOS工艺实现这种神经元电路的各种逻辑功能,最后通过电路模拟,证明设计的正确性。  相似文献   

10.
一种基于符号逻辑的神经元模型和电路实现   总被引:3,自引:0,他引:3  
为了实现基于符号逻辑的神经网络系统,本文定义了一种逻辑神经元模型,并采用了电流型CMOS工艺实现辽种神经元电路的各种逻辑功能,最后通过电路模拟,证明设计的正确性。  相似文献   

11.
张剑云  李建  郭亚炜  沈泊  张卫 《半导体学报》2005,26(9):1808-1812
提出了一种新的MOS器件栅增压电路,它在减小MOS开关导通电阻的同时,减少了衬偏效应以及MOS开关输出信号的失真. 该电路采用了0.13μm 1.2V/2.5V CMOS工艺,HSPICE的仿真结果表明该栅增压电路适用于高速低电压开关电容电路.  相似文献   

12.
陈静瑾  马文龙  余宁梅 《电子器件》2004,27(2):217-219,227
用多数表决电路解决图像处理中孤立噪声处理是比较直接而且可靠的方法,但是,随着变量数的增多,电路的规模急剧增大(呈指数规律),而少变量的表决电路(变量数小于4)在孤立噪声处理中又没有实用价值,为解决该问题,提出了一种新型神经元MOS多数表决电路,它更适用于变量数大于4的情况。与传统的CMOS方案相比,该电路具有速度快、结构简单、功耗低等特点。T-SPICE仿真结果证明该设计的可行性。  相似文献   

13.
为了克服继电器在集成电路测试板上触点烧蚀故障率较高,断开时易产生电磁干扰和开关时间过长等缺点,提出了一种基于MOS管的新型转换开关电路,能更加有效地测试芯片,显著降低芯片的成本。本文详细讨论了集成电路测试的要素和基本原则,继电器在测试板上的应用及其局限性,基于MOS管的新型转换开关电路的特点及控制原理。仿真结果表明,该电路在10v电源电压下开关的转换速度为70μs,工作频率可达100kHz以上,灵敏度高,适用于集成电路测试。  相似文献   

14.
魏进 《半导体光电》2002,23(3):195-197
运用经典电路理论,对MOS功率管的开关特性、驱动原理进行了分析,导出了应用MOS功率管实现高速大电流开关应遵从的原则和方法,并成功地实现了光脉冲上升时间小于5ns、下降时间小于10ns,驱动电流达10~50AP-P激光器电源的要求.  相似文献   

15.
“双一流”建设政策对电子电路课程的国际化建设提出新要求。本文从“引进来”和“走出去”两个视角分析了电子电路课程国际化建设的必要性,总结了国内电子电路课程在国际化建设道路上面对的问题。以MOS管小信号模型为例,对麻省理工学院与北京航空航天大学的相关课程在课程定位、课程衔接、内容逻辑、课后作业四个维度进行了对比,指出电子电路课程国际化建设需要做出的努力。  相似文献   

16.
基于OTRA的电压模式全集成连续时间滤波器   总被引:2,自引:0,他引:2  
马云辉  陈永海 《微电子学》2003,33(4):291-293,297
用MOS电阻电路,给出了适于全集成的OTRA-MOSFET比例运算电路和OTRA-MOSFET-C无损和有损积分器。这些电路能减小寄生电容的影响,且其带宽与闭环增益无关。由此构造了两种新型全集成连续时间二阶滤波电路,可获得低通、带通或低通、带通和高通输出。该电路结构简单,便于电控调谐。  相似文献   

17.
This paper describes an MOS current-mode sample-and-hold (S/H) circuit that potentially operates with a sub-1.5 V supply voltage, 20 MHz clock frequency, and less than 0.1% linearity. A newly developed voltage-to-current converter suppresses the voltage change at an input terminal and achieves low-voltage operation with superior linearity. Sample switches are differentially placed at the inputs of a differential amplifier so that the feed through errors from switches cancel out. The MOS current mode S/H circuit is designed and simulated using CMOS 0.6 m device parameters. Simulation results indicate that an operation with 20 MHz clock frequency, linearity error of less than 0.1%, and 1 MHz input from a 1.5 V power supply is achievable.  相似文献   

18.
设计了一种新颖的第二代电流控制电流传输器(CCCⅡ).该模块电路采用了CMOS复合管构成的跨导线性环结构,并通过外加偏置电流IB的方法来控制CCCⅡ X端的寄生电阻RX.当偏置电流源IB=10μA时,X端的寄生电阻RX=2.16kΩ,与理论值的误差只有1.32%.基于提出的CCCⅡ实现了一种电流模式的采样保持电路.基于TSMC 0.18μm CMOS工艺,采样时钟频率为100MHz时,该采样保持电路对正弦电流信号采样保持有着很高的采样精度,其正确性通过PSPICE的仿真结果得以验证.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号