首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 15 毫秒
1.
牛茜  靳鸿 《计量与测试技术》2010,37(9):53-54,56
本文在基于FPGA的基础上设计实现1553B总线接口板中的曼彻斯特Ⅱ型码的编、解码器。设计采用VHDL语言,使用Quartus Ⅱ9.0对设计实现综合、优化、仿真,最后在FPGA硬件电路上实现测试。  相似文献   

2.
为实现通用总线测试系统的设计,关键技术是开发出通用的总线仿真板,以完成对各种不同总线形式功能板的连接及性能测试。采用FPGA技术及其开发平台QuartusⅡ并通过硬件编程语言VHDL来实现对不同总线的仿真。介绍总线仿真板的构造及其工作原理。该仿真板具有良好的可扩展性,可以满足多种板级备件的测试需要。  相似文献   

3.
周剑敏  谢文雷  葛斌  陈虞苏 《硅谷》2014,(3):34-34,26
介绍了基于FPGA芯片进行FIR滤波器的设计过程,具体涉及到MATLAB对FIR滤波器的仿真、数据的量化和生成;FPGA对FIR滤波器的设计、仿真和数据生成,最后形成FPGA和MATLAB联合设计FIR滤波器。  相似文献   

4.
为了在试验室验证某型机综合显示系统接收ARINC818视频的能力,缩短后续型号试飞周期,设计了一套基于ARINC818协议的视频仿真系统。该系统采用FPGA逻辑实现了不同分辨率和帧频的视频传输。最终在试验室搭建了仿真环境和测试平台,验证了设计的可行性和正确性。  相似文献   

5.
《中国测试》2019,(1):115-120
为对FPGA在低空环境下受高能粒子辐射而产生的单粒子翻转(SEU)进行失效统计,设计一种便携式实时FPGA的SEU效应测试系统。该系统采用FPGA作为主控模块,以树莓派作为上位机,通过长距离低压差分信号线远程连接到被测FPGA进行测试。上位机接收测试结果存储至SD卡,并实时显示到车载显示器,以供测试人员即时了解测试情况。经过在青藏高原实地测试,获得大量的现场数据。对测试结果进行分析,得到的大气中子剂量与FPGA的SEU事件概率之间的数值关系与预期一致。测试结果表明该便携式实时测试系统科学有效,可为低空飞行器的FPGA选型提供一定参考。  相似文献   

6.
为提高频率测试的精度和智能化程度,减少测试时间,提出一种基于FPGA的依据待测信号频率智能选择测试方案的频率测量方法。利用控制时钟和待测信号通过门电路延时产生的脉冲触发闸门信号,对待测信号频率精确测量进行理论分析、电路仿真以及FPGA硬件实现。仿真和测试结果表明:该方法能够依据待测信号自适应选择测试方案,提高测试精度,降低时间,很大程度上减少人工参与。  相似文献   

7.
绝对式编码器在自动化领域广泛使用,本文以FPGA为核心芯片,完成了一款通用型绝对式编码器信号处理电路.本文论证并确定了所开发电路应具备的通用性功能;对电路系统分别进行了FPGA外围电路设计和FPGA内部硬件逻辑设计,并对FPGA硬件逻辑功能进行了综合仿真;通过搭建的测试平台及编写的PC机软件,使用了两种接口的编码器对电路功能进行了测试,验证了设计方案的可行性.  相似文献   

8.
采用等精度频率测量方法具有测量精度保持恒定,不随所测信号的变化而变化的特点。本文首先综述了EDA技术的发展概况,FPGA/CPLD开发的涵义、优缺点,VHDL语言的历史及其优点,概述了EDA软件平台QUAR TUSⅡ;然后介绍了频率测量的一般原理,利用等精度测量原理,通过FPGA运用VHDL编程,利用FPGA(现场可编程门阵列)芯片设计了一个8位数字式等精度频率计,该频率计的测量范围为0-100MHZ。利用QUAR TUSⅡ集成开发环境进行编辑、综合、波形仿真,并下载到CPLD器件中,经实际电路测试,仿真和实验结果表明,该频率计有较高的实用性和可靠性。  相似文献   

9.
设计了以FPGA(现场可编程门阵列)为核心逻辑控制模块的高性能数据采集系统,该系统除了可完成24路最大采样频率为100kHz(精度16位)的模拟信号采集和8路宽范围频率信号采集,还具有较强的数字信号处理能力和一定的容错、自检功能。FPGA模块采用VHDL语言设计,在MAX PLUSII集成环境中进行软件设计和系统仿真,本文给出了FPGA主要功能模块的仿真图形。  相似文献   

10.
在软件测试技术的基础上针对FPGA特点进行了改进,归纳出雷达FPGA软件的测试过程,重点阐述了雷达FPGA软件测试设计与实现的过程.研究并制定了符合雷达FPGA软件的编码规范、测试规范,同时在实际项目中试点验证,实现持续改进,及早及时地发现和关闭FPGA设计开发过程中存在的缺陷,提高了FPGA软件的编写质量和系统的可靠性.  相似文献   

11.
李志刚  盖宇 《计测技术》2006,26(4):45-48
介绍用现场可编程逻辑器件(FPGA)设计实现1553B总线接口板中的曼彻斯特码编解码器.该设计采用VHDL硬件描述语言编程,并用专门的综合工具Synplify对设计进行综合、优化,在Modelsim进行时序仿真,最后在FPGA上实现.  相似文献   

12.
冲击波超压测试技术发展迅速.由于冲击波超压测试现场环境比较恶劣,为了提高测试系统的灵活性和可靠性,提出了一种基于FPGA和无线通信的冲击波超压采集系统的设计,从冲击波超压信号采集的发展现状出发,具体阐述了该系统总体方案的设计思路以及关键技术(电源管理优化设计、ZIGBEE模块和光纤模块等),同时分析了采用FPGA、无线...  相似文献   

13.
为了提高谐振式光学陀螺(Resonant optic gyro,ROG)数字检测系统的信噪比,消除解调曲线中的高频噪声,降低FPGA资源占有率,提出并设计了一种惯性数字低通滤波器.该滤波器能够满足ROG数字检测系统在40 MHz的高采样率下,低通截止频率连续,阶数可调,FPGA内部消耗资源少的要求.理论分析了惯性滤波器的函数模型,给出了该滤波器的数字实现过程,仿真并测试了截止频率为194.38 Hz,0.189Hz下的幅频和相频曲线.实验表明:设计的数字滤波器幅频、相频特性优良,FPGA资源占用率仅为0.09%,阶数及截止频率调节简便,满足了数字锁相放大器内低通滤波器的设计要求.  相似文献   

14.
周骅  刘桥 《硅谷》2011,(14):72-73,50
介绍基于FPGA的8位5级流水线RISC处理器软核设计,给出系统结构图及主要模块和流水方式的设计,给出其指令系统。对系统模块进行仿真和综合,结果达到设计要求。设计基于FPGA的软核RISC处理器设计,具有较强的可移植性。  相似文献   

15.
徐家迅 《硅谷》2012,(5):120-121
脉冲雷达要在回波信噪比一定的情况下检测回波。实践表明,同步积累脉冲对提高信噪比十分有用。对阐述脉冲积累的仿真结果,在FPGA的基础上设计一套同步积累器。经过测试后发现在,这种积累器可以大大的提高脉冲信噪比,从一定程度上改善雷达的检测性能,应大力推广。  相似文献   

16.
赵宪文  王兰兰 《硅谷》2011,(14):61-63
本设计用于控制一个十字路口南北和东西方向的交通灯,让其按特定的规律进行变化,以维持城市的交通秩序。是在Max+PlusⅡ开发平台上使用VerilogHDL语言进行开发的。其主要功能模块包括分频器、控制器以及译码电路。基于FPGA的交通灯控制系统的系统功能和设计过程都做出详细的阐述。设计完成后在计算机上进行仿真,经测试,该系统工作性能稳定,实用性强,易于操作,维护简单。  相似文献   

17.
卫星导航信号源是卫星导航接收机研制过程中的重要测试设备。采用软件无线电技术,实现了一种基于DSP+FPGA的多通道GPS中频信号源。基于GPS中频信号数学模型,给出了系统整体设计方案。采用模块化设计,详细阐述了DSP与FPGA的数据交互逻辑、总线接口模块、载波NCO模块、码模块和导航电文缓冲模块等系统关键部分的实现及重要参数设置的依据,并给出Model Sim-Altera 6.4a下各模块的仿真结果。实测结果表明,信号源生成中频信号波形、频谱符合GPS信号体制规范,且能够被软件接收机正确捕获、跟踪。该信号源具有良好的实时性和可扩展性,成本可控,可有效应用于实验室环境下接收机的性能测试。  相似文献   

18.
一种基于Verilog的FPGA分频设计   总被引:2,自引:0,他引:2  
给出了一种基于FPGA的分频电路的设计方法.根据FPGA器件的特点和应用范围,提出了基于Verilog的分频方法.该方法对于在FPGA硬件平台上设计常用的任意偶数分频、奇数分频、半整数分频和任意整数带小数分频提供了一种思路.在QuartusII软件上的仿真结果表明,本文给出的分频方法简单实用,效果良好.  相似文献   

19.
《工业设计》2012,(9):20-20
Altium和Aldec签署的OEM协议中决定将Aldec的FPGA仿真功能添加到Altium Designer软件中去。该协议的签署使进行FPGA设计的电子产品设计师们如虎添翼,业内领先的Aldec VHDL及Verilog仿真功能实现了无缝集成,与Altium Designer软件融为一体。电子产品设计师们可以在Altium电子产品设计统一架构中使用久经考验的Aldec仿真技术。Altium首席执行官Nick Martin表示:"多年来,Altium Designer一直拥有基于FGPA设计的简  相似文献   

20.
针对现有程控数字交换机大多采用传统搭积木式(即用器件搭成电路板)的设计方法,提出用现场可编程门阵列(FPGA)技术设计的新思路,并通过VHDL语言设计给出了仿真结果,结果表明,用FPGA设计的数字程控交换模块具有硬件结构简单、性能良好、功能易于升级等优点。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号