共查询到10条相似文献,搜索用时 15 毫秒
1.
2.
3.
延续上期对CPLD市场的描述,CPLD与FPGA的关系就像MCU中8位与32位架构一样,8位仍有其市场,但若要产品设计更加智能化与多任务性就要朝向FPGA的升级之路.相较于CPLD,FPGA(现场可编程门阵列)市场的增长潜力相当可观。 相似文献
4.
5.
介绍了一种以CPLD为基础的对多DSP和FPGA芯片实现程序远程更新、加载的设计方法。详细分析了软硬件架构及具体实施方案,对以DSP+FPGA为架构的信号处理模块实现远程更新、加载,有重要的使用价值。 相似文献
6.
7.
8.
在FPGA上实现YOLO等目标检测算法,需要从模型量化到硬件优化等多种优化方法.为了缩短硬件延时,使用了三种技术:(1)利用层融合和位宽量化策略来降低计算复杂度;(2)利用具有padding跳过技术的基于列的流水线架构来减少启动时间;(3)利用设计空间探索算法来平衡流水线时间,提高DSP使用效率.为了验证提出的神经网络加速器架构,在ZC706 FPGA上实现了具有1 280×384输入的YOLO网络.与传统加速器相比,取得了1.97倍的延迟缩减或者1.54倍的DSP效率提升. 相似文献
9.
针对自主研发的SOI-CMOS工艺FPGA芯片VS1000,开发出一种FPGA测试工具(VVK)软件系统.VVK是借助Verilog HDL描述电路和UCF约束电路的特性开发并实现的全自动测试方法.其意义在于解决了设计FPGA芯片过程中面临的最冗繁棘手的验证和测试难题,可以实现FPGA全芯片、内部各种逻辑模块的功能结构的验证和测试.该工具可以用于FPGA流片前的行为级、晶体管级的仿真和验证、FPGA圆片测试、以及FPGA芯片抗辐照测试.验证和测试的结果证明了这套方法的正确性、高效性,同时这种测试方法也适用于其他架构FPGA的测试. 相似文献