共查询到20条相似文献,搜索用时 375 毫秒
1.
JeffJu PravasPradhan 《世界电子元器件》2004,(10):30-31
消费电子和通信产业正见证着I/O解决方案从并行到高速串行的转变:能够降低成本、简化设计,并具备可延展性,满足全新带宽的要求。这类接口I/O技术的市场潜力巨大,包括移动电话、DVD-RW和高清晰度LCD电视机,而低功耗、低电磁干扰(EMI)和高数据吞吐量在这些应用中极为重要。因此,业界一直致力于设计和开发这些串行I/O,以低功耗提供高速的数据速 相似文献
2.
Pravas Pradhan Jeff Ju 《电子设计技术》2005,12(9):146-146,148,150,151,152
消费电子和通信领域的设计正在见证一个从并行到高速串行IO解决方案的转变。接口技术正在经历快速的增长,它能平衡非常高的数据率、低功耗及改善的EMI性能等等这些相互冲突的要求。本文分析最通用的差分信号技术的结构,展示信号功耗、吞吐量和电磁干扰(EMI)发射之间如何权衡。本文还介绍了一种新的IO方法——电流传输逻辑(CTL)。 相似文献
3.
4.
5.
6.
《今日电子》2006,(9):99-99
低功耗的IGLOO系列FPGA在Flash工艺的ProASIC3FPGA基础上,采用了多种功率优化技术和130nm工艺,使静态功耗降至5uW,可延长便携式应用的电池寿命达5倍,满足了便携式应用对功耗的严苛要求。IGLOO系列FPGA支持1.2V电压,具有多种功率模式以优化功耗,包括Flash*Freeze模式、低功耗工作模式和睡眠模式。在Flash*Freeze模式下,Flash*Freeze技术能够节省功耗,无须关断电源,同时维持FPGA的内容。I/O处于三态,SRAM和寄存器内容得以保存,但时钟不翻转,I/O、JTAG引脚和PLL不会消耗功率,设计人员还能利用Flash*Freeze引脚在1μS之内迅速及简便地进入或退出特殊的低功耗模式。 相似文献
7.
8.
Carl Cederbaum 《电子设计技术》2004,11(8):137-139,142
高速电信交换子系统包含多个高速密集的集成电路,在不同印制电路板上的这些集成电路通过数Gbit的串行链接(例如:速度为2.5Gbps的512路I/O信号对)互连在一起.下列约束条件对于高速密集的的印刷电路板带来了设计上的挑战: 相似文献
9.
10.
11.
12.
13.
介绍了一种以VIRTEXⅡPRO系列FPGA中Rocket I/O为核心的视频数据采集和高速串行传输系统的实现方案.分析了串行器和解串器的结构,给出了Rocket I/O进行高速串口通信的同步方法,采用Verilog语言描述了一种保护帧同步的状态机.在此基础上,自定义了一种简单的数据帧结构,完成了数据率为1.25 Gb/s的1 500 m点对点链路的高速传输.分析了高速差分信号的阻抗匹配方案和抗干扰措施.最后给出了收发方向上的后仿真波形,整个设计在Xilinx公司的XC2VP4 fg456上实现,占用资源量为7360等效门. 相似文献
14.
《电子与电脑》编辑部 《电子与电脑》2010,(3):39-41
串行接口采用差分技术,比传统的并行接口使用的线数更少,因此接口的体积更小、同时传输的距离更长.同时还具有低功耗和低噪声等优点,所以现今的电子产业中.高速数据传输几乎是高速串行技术的天下。高速串行连接广泛应用于计算机、通信和消费电子等快速增长市场中,从高端服务器、工作站到个人电脑以及各种外设和附件产品,从有线,无线和网络通信系统到各种通信终端,从大屏幕电视到机顶盒和便携电子产品,都离不开各种连接、转换、信号调节和频率控制产品。 相似文献
15.
16.
17.
高速背板是高速数据通信和电信设备的主要组成部分。不同于一般电路板的是.这些背板具有大尺寸,高速率高密度.重负载、信号线拓扑结构复杂连接器密集、加工工艺难度大等特点。因此高速系统背板的设计必须面对互连延迟引起的时序问题、信号串扰、传输线效应、噪声等信号完整性设计问题及电源分配设计.EMC/EMI控制等技 相似文献
18.
Warren Webb 《电子设计技术》2008,8(9):56-56,58,60
在减小工业、医疗、消费应用及其它空间关键应用的尺寸方面,压力持续不断,引发了形状系数极小的嵌入式计算平台的新潮流。由于采用开放标准和专有设计,这些新平台为系统设计者提供了日益增多的现成计算和外设模块,以便简化尺寸受限的应用。尽管它们尺寸紧凑,但这些微型系统组件充分利用新计算元件、串行通信和智能散热技术,以交付强大的处理能力和I/O性能。 相似文献
19.
Raj Seelam 《电子设计技术》2010,18(9):65-65
面对似乎层出不穷的新I/O标准,FPGA可提供大量可配置的I/O,能在适当IP基础上支持几乎无限多种高度复杂的I/O标准。设计人员还能用FPGA执行流内(in-stream)数据处理,甚至以数千兆位级信号传输速率和带宽运行的协议。 相似文献