共查询到10条相似文献,搜索用时 15 毫秒
1.
2.
设计了基于绝缘层上硅(SOI)材料的8通道Si纳米线阵列波导光栅(AWG),器件的通道间隔为1.6nm,面积为420μm×130μm。利用传输函数法模拟了器件传输谱,结果表明,器件的通道间隔为1.6nm,通道间串扰为17dB。给出了结合电子束光刻(EBL)和感应耦合等离子(ICP)刻蚀技术制备器件的详细流程。光谱测试结果分析表明,器件通道间隔为1.3~1.6nm,通道串扰为3dB,中心通道损耗为11.6dB。 相似文献
3.
在SOI脊形波导上通过光刻的方法制作了高阶布拉格光栅.采用顶层Si厚为2μm的SOI基片,通过半导体芯片制备中的光刻工艺,在脊高为935 nm,波导宽度为2μm的脊形波导上,分别制作了刻蚀深度为565 nm和935 nm的起伏型高阶布拉格光栅,测试表明,在1540~1640 nm波长范围内,得到了大于10 dB的消光比,实现了高阶布拉格光栅在SOI脊形波导上的滤波效果.理论和实验都证明了光栅刻蚀深度的增大将有利于增加高阶布拉格光栅的耦合系数,以及光栅周期数的增加会引起更大的光栅损耗. 相似文献
4.
基于SOI材料的阵列波导光栅的制作 总被引:1,自引:0,他引:1
采用ICP刻蚀的方法,在SOI材料上制作出了中心波长为 1. 5509μm、信道间隔为 200GHz的 5×5阵列波导光栅(AWG).测试中心波长与设计值相差 0. 28nm,测试波长间隔与设计值相差在 0. 02nm之内,相邻信道串扰接近10dB,信道插入损耗均匀性为 0. 7dB,测试结果表明该器件能够初步达到分波功能. 相似文献
5.
6.
Si纳米线阵列波导光栅制备 总被引:1,自引:1,他引:0
采用绝缘层上Si(SOI)材料设计制备了3×5纳米线阵列波导光栅(AWG),器件大小为110μm×100μm。利用简单传输法模拟了器件的传输谱,并采用二维时域有限差分(FDTD)模拟中心通道输出光场的稳态分布,模拟结果表明,器件的通道间隔为11 nm,通道间的串扰为18 dB。通过电子束曝光(EBL)和感应耦合等离子(ICP)刻蚀制备了所设计的器件,光输出谱测试分析表明,器件中心通道的片上损耗为9 dB,通道间隔为8.36~10.40 nm,中心输出通道的串扰为6 dB。在误差允许范围内,设计和测试的结果一致。 相似文献
7.
8.
刻蚀衍射光栅作为波分复用/解复用器件,有望在光通信系统中得到广泛应用。在基于顶层硅厚度为220 nm的绝缘体上硅材料上设计并制作了一种新型刻蚀衍射光栅,该刻蚀衍射光栅引入六角晶格空气孔型光子晶体作为其反射镜。模拟结果显示,相较于传统的阶梯光栅反射镜的刻蚀衍射光栅,光子晶体反射镜的刻蚀衍射光栅在理论上可有效降低器件的制作工艺难度以及插入损耗,同时可以实现器件偏振的保持。随后仅利用一步电子束光刻工艺及一步电感耦合等离子体刻蚀工艺制作了该光子晶体反射镜的刻蚀衍射光栅。测试结果表明:该光子晶体反射镜的刻蚀衍射光栅片上损耗为9.51~11.86 dB,串扰为5.87~8.72 dB,后续可通过优化工艺条件和优化输出波导布局,进一步提高器件的性能。 相似文献
9.