首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到18条相似文献,搜索用时 62 毫秒
1.
基于FPGA的模拟信号源系统设计   总被引:2,自引:1,他引:2  
提出了一种基于现场可编程门阵列(FPGA)的全球定位系统(GPS)卫星信号模拟源系统的设计方案。FPGA作为一种常用的可编程器件,将其应用到模拟信号源系统中,并配合射频模块,实现了多个频点的程序控制,产生出大量具有高稳定度和准确度的不同频率的GPS卫星信号,减少了多个频点的开发周期,降低了风险。  相似文献   

2.
为了实现幅值在一定范围连续可调,频率范围在1~100kHz、频率步进达到1Hz以下的信号发生器的设计,采用了单片机和EDA相结合的技术。在使用EDA技术中,采用现场可编程门阵列FPGA,使用MAX PLUSⅡ10.0软件。基于VHDL语言和原理图相结合的形式,实现了直接数字频率合成(即DDS)控制技术。基于FPGA的高密度、高速度、现场可编程的能力实现的DDS控制电路,容易满足设计要求,并具有易于调试、修改方便、频率稳定性高等优点。由此组成的DDS与强大的数据处理功能的单片机相结合,可以方便、灵活和准确地实现正弦波、方波、和三角波信号发生器。  相似文献   

3.
基于DDS技术和FPGA的任意波形发生器设计   总被引:1,自引:0,他引:1  
依据DDS的基本原理,以QuartusⅡ软件平台作为开发工具,对FPGA芯片EP1C3T144C8实现的DDS结构中的数字部分及该部分与单片机的接口进行了设计,其中的波形RAM是任意波形数据的接收端.使用当前流行的虚拟仪器设计语言Lab Windows/CVI作为开发工具,利用计算机强大的计算显示功能,设计实现任意波形发生器的操作面板.通过在操作面板上选择正弦波、方波、三角波,锯齿波等常规波形或手动绘制测试需求的任意波形,并设置波形参数,产生符合接收要求的波形数据,进而控制硬件模块产生相应的波形信号.产生手动绘制任意波形数据是设计过程中的重点和难点,集中体现了任意波形发生器的“任意性”.  相似文献   

4.
用FPGA实现直接数字频率合成   总被引:1,自引:0,他引:1  
用FPGA实现直接数字频率合成在成本和灵活性方面比购买专用DDS更具优势,本文介绍了利用XILINX的FPGA器件(2S100-TQ144)实现直接数字频率合成器的工作原理、设计思路及电路实现方法。并对DDS的杂散来源作出定性分析,给出了实验结果。  相似文献   

5.
为了实现幅值在一定范围连续可调,频率范围在1~100kHz、频率步进达到1Hz以下的信号发生器的设计,采用了单片机和EDA相结合的技术。在使用EDA技术中,采用现场可编程门阵列FPGA,使用 MAX+PLUSⅡ10.0软件,基于VHDL语言和原理图相结合的形式,实现了直接数字频率合成(即DDS)控制技术。基于FPGA的高密度、高速度、现场可编程的能力实现的DDS控制电路,容易满足设计要求,并具有易于调试、修改方便、频率稳定性高等优点。由此组成的DDS与强大的数据处理功能的单片机相结合,可以方便、灵活和准确地实现正弦波、方波、和三角波信号发生器。  相似文献   

6.
该文主要研究用直接数字频率合成DDS技术实现高精度频率信号源,利用红外遥控技术完成了高精度频率信号源的人机接口设计.实验结果表明,所研制的高精度频率信号源性能稳定、频谱纯度较高以及频率稳定度较高等优点.  相似文献   

7.
一种基于DDS技术的信号源及其CPLD实现   总被引:3,自引:0,他引:3  
基于DDS技术设计了一种具有调频和调相能力的任意波形信号产生器,并应用ALTERA EPM7256可编程逻辑器件、AT28C64 FLASH器件、TLC7528D/A 转换器以及外围控制器件予以实现。实测结果表明,本文所讨论的方法和研制的系统是可行的、有效的。  相似文献   

8.
基于DDS技术的双通道波形发生器   总被引:1,自引:0,他引:1  
利用FPGA芯片及DA转换器,采用直接数字频率合成技术(DDS),设计实现了一个频率、相位可控的函数波形发生器,同时阐述了直接数字频率合成技术的工作原理、电路结构、及设计的思路和实现方法,经过设计和电路测试,该函数波形发生器可以实现双路相同、波形不同,相位输出及双路不同波形输出,证明了基于FPGA的DDs设计的可靠性和可行性.  相似文献   

9.
给出一种基于DDS技术的函数波形发生器设计方法.介绍了DDS技术在波形产生功能电路中的应用,并对FPGA实现DDS功能做了具体的说明.给出用单片机、FPGA、信号处理电路组成整个发生器的硬件结构和输出信号的波形.结果表明,该函数波形发生器具有输出频率稳定、准确,波形质量好和输出频率范围宽等优点.  相似文献   

10.
基于FPGA的高速DDS设计与仿真   总被引:2,自引:0,他引:2  
介绍DDS技术的组成原理及特点,利用VHDL语言在Xilinx公司的SPARTAN系列器件上实现了DDS系统,使用Taylor级数的线性内插技术减少了对象系统存储单元的要求,具有功耗小,占用系统资源少,反应速度快等特点.并通过ISE10.1演示了仿真结果.  相似文献   

11.
基于直接数字频率合成器(DDS),以单片机为控制器,控制AD9850来产生高精度的正弦信号和方波信号,通过键盘灵活准确地调节频率的大小,完成信号发生器的设计与实现.可以为各行业提供所需的特定信号.测试结果表明,该信号发生器可以产生两种信号,输出波形稳定,精确度高且频率可调.  相似文献   

12.
以Altera公司的Cyclone系列产品为硬件平台,用Verilog硬件描述语言(HDL)完成算法设计描述,由QuartusⅡ软件进行编译、综合和下载,实现了DDA插补算法,并给出了程序设计的流程图及仿真测试的结果.在FPGA芯片上运行的DDA插补算法具有速度快且抗干扰能力强的硬件实现优点.用Verilog HDL语言实现的基于IP核DDA插补算法具有很好的可移植性,大大提高了设计效率.  相似文献   

13.
在数据采集及处理显示分别使用极坐标和直角坐标的系统中,实现极坐标到直角坐标的转换时,数据量大且效率不高.提出了基于现场可编程门阵列( FPGA)实现坐标转换的方法,并采用查找表方式对其进行了改进,缩小了存储器容量,提高了算法的可行性.  相似文献   

14.
在对LMS算法进行MATLAB仿真的基础上,采用硬件描述语言VHDL和FPGA完成LMS自适应算法的硬件实现。自适应均衡器的设计采用自上向下的设计思想、串并行相结合的流水线操作方法、定点运算方法,在QuartusⅡ4.1平台和StratixⅡ系列芯片上进行了综合和仿真。结果表明,该设计结果符合要求,能实现自适应过程。  相似文献   

15.
该文主要研究了四相相移键控调制解调器的实现。通过对四相相移键控解调系统的载波同步、位同步和相位模糊纠正模块设计,提出了一种现场可编程门阵列硬件可实现的四相相移键控调制解调系统设计方案,并进行了KC705-FPGA实验板下载测试。实验结果表明,该方案性能达到预期目标,能实现原始基带调制信号的准确还原。  相似文献   

16.
A binary tree representation is designed in this paper for optimization of wave digital filter (WDF) implementation. To achieve this, an equivalent WDF model of the original circuit is converted into abinary tree representation at first. This WDF binary tree can then be transformed to several topologies with the same implication, since the WDF adaptors have a symmetrical behavior on their ports. Because the WDF implementation is related to field programmable gate array (FPGA) resource usage and the cycle time of emulation,choosing a proper binary tree topology for WDF implementation can help balance the complexity and performance quality of an emulation system. Both WDF-FPGA emulation and HSpice simulation on the same circuit are tested. There is no significant difference between these two simulations. However, in terms of time consumption, the WDF-FPGA emulation has an advantage over the other. Our experiment also demonstrates that the optimized WDF-FPGA emulation has an acceptable accuracy and feasibility.  相似文献   

17.
针对级联多电平静止同步补偿装置,采用基于不对称规则采样的SPWM脉冲的生成方法,并研制了基于可编程逻辑门阵列(FPGA)实现的PWM脉冲发生器。以级联多电平3链节H桥静止同步补偿发生器(STATCOM)为例,分析了不对称规则采样的脉冲生成方式,介绍脉冲发生器的基本原理和结构以及实现方法。在保证输出电压波形不对称性得到改善的同时,该PWM发生器也简化了电路的设计,提高了系统的可靠性。  相似文献   

18.
该文介绍了数据加密标准算法,讨论了该算法的一种IP核设计及其FPGA实现。为了节省硬件的面积资源,重复操作一个轮函数,以时间换空间,从而得到硬件资源占用的最小化;采用ROM实现了数据加密标准算法中关键的S盒变换功能,减少了程序对编译器的依赖性。该设计代码效率高,占用系统资源少,已经在现场可编程门阵列器件上得到了实现。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号