共查询到20条相似文献,搜索用时 15 毫秒
1.
文中依据VGA接口的设计原理,提出一种基于DE2-70的VGA图像显示控制系统,与传统的VGA控制系统相比,由于FPGA体积小,可重构,因此很适合小型便携式系统设备的设计,给出了QuartusⅡ9.1的仿真结果。在硬件平台上实现了VGA的汉字显示和彩条信号的显示。实验结果表明:由FPGA作为处理器来控制VGA图像的和汉字的显示,能够达到预期的效果,克服传统VGA控制系统的弊端。 相似文献
2.
3.
在偏光式立体投影机领域,复合立体视频的分解主要通过计算机显卡的双屏输出功能来实现,系统的视频接收模块和外部连接结构复杂,视频播放依赖于特定硬件需求的计算机。为解决这一问题,提出了一种应用于偏光式3D投影系统的视频画面分割模块的设计和实现方法。视频画面分割模块基于FPGA技术,采用SDRAM作为图像帧缓存,对立体视频中左右画面进行实时分割和同步传输,能够替代计算机显卡的双屏输出功能。模块易于集成在投影系统中,可简化系统的视频接收模块和外部连接结构,实现独立立体视频播放功能。 相似文献
4.
针对视频图像信息实时采集过程中,数据量大、快速性要求高,普通的处理器芯片难以胜任的问题,本文给出一种采用FPGA的视频图像实时采集和显示系统的设计实例.通过该实例介绍了基于FPGA的视频信息采集与显示系统的设计方法,以及FPGA应用系统设计中一些难点问题的解决办法.通过IP核调用、异步FIFO数据缓冲、存储器乒乓操作等方法,利用FPGA内部资源实现了各功能模块的设计.仿真和实际测试结果表明,利用FPGA进行视频图像信息采集和显示系统设计,是降低产品体积、功耗,提高快速性、稳定性的有效途径. 相似文献
5.
基于FPGA的数据采集与显示系统的设计 总被引:1,自引:0,他引:1
针对电子测量领域数据显示的需要,提出一种基于FPGA的数据采集与VGA波形显示系统的设计方案.用单片StratixⅡ系列FPGA为核心芯片,完成系统数据采集A/D转换控制、双端口RAM存储控制及VGA显示控制3个主要模块.配合片外信号调理电路、模数转换器和数模转换器实现系统数据采集与显示功能.该设计外围电路结构简单,性能稳定可靠,功能易扩展.实验结果表明系统能清晰地显示信号波形. 相似文献
6.
基于FPGA的智能仪表的设计与实现 总被引:1,自引:0,他引:1
介绍了用FPGA实现单芯片智能仪表的设计方案及其软硬件实现。采用Actel公司Fusion系列的AFS600,使用模糊自整定PID控制策略,运用Verilog HDL语言编程实现数据的采集及处理,同时实现LCD状态显示,并利用串口通信实现上位机监控。以温度为测试对象表明,在智能仪表控制下,被控参数温度能够得到有效控制,同时监控设备能够实时反映变化过程。 相似文献
7.
针对目前单处理芯片图像采集实时性不高和FPGA中的毛刺等问题,文中提出了一种基于FPGA的模拟视频采集控制器的解决方案.该设计将图像采集功能区从主控芯片中分离出来,利用处理速度占优势的FPGA实现图像采集,减小了对主控芯片的资源占用.同时该控制器采用模块化设计,通过对程序设计的优化,使控制器能够区别奇偶场数据,将一帧图像顺序的存入SRAM中.在控制器的输出端采用D触发器构成数据缓冲器,用于调节数据的同步输出,有效减少了毛刺信号的产生.实验结果表明该设计工作稳定、能够提高图像处理系统的实时性,具有良好的模拟视频采集效果. 相似文献
8.
设计了一种用于近地空间通信的CCSDS标准下编码速率为7/8的(8176,7154)低密度奇偶校验(Low density parity check,LDPC)编码器。基于LDPC编码理论,完成了基于现场可编辑逻辑门阵列(Field-programmable gate array,FPGA)的编码算法设计。利用LDPC生成矩阵的特点,引入循环移位寄存器作为编码电路核心,采用移位寄存器加累加器(Shift-register-adder-accumulator,SRAA)结构实现了矩阵乘法的快速运算,从而构建了以部分并行编码电路为核心的编码模块。此外,还设计了串口输入输出模块、随机存储模块和控制模块,共同组成了编码器系统。最后,利用FPGA完成硬件设计,并进行了仿真和实验验证。结果表明,所设计的LDPC编码器测试结果与理论结果具有一致性。因而该编码系统具有实用性,且设计方法简单、高效。 相似文献
9.
10.
介绍了基于Verilog HDL设计的UART模块,使用Verilog HDL语言将UART器件的核心功能描述成一个异步串行数字收发模块,并且在Modelsim上实现了其功能仿真。 相似文献
11.
12.
13.
14.
15.
以FPGA为主控芯片,设计一款数字视频接口转换设备,完成SD-SDI(标准清晰度-串行数字接口)视频到Camera Link接口视频的转换.通过对摄像机输出的ITU-R BT.656格式数据进行采集、色彩空间变换、视频去隔行处理等操作,实现将SD-SDI接口传输的隔行显示的视频采用Camera Link接口方式逐行输出.整个系统设计灵活,集成度高,以较少的硬件资源完成了高质量的视频接口转换. 相似文献
16.
采用Altera的Cyclone系列低成本的FPGA产品和技术,设计和完成视频监控系统中多路视频信号输入情况下的数据缓存、信号格式转换等多路转接逻辑。系统具有灵活、实用和可扩展等特点,市场前景广阔。 相似文献
17.
针对传统采用单片机和DDS芯片设计信号发生器的方法具有可移植性差、硬件结构和编写DDS源程序复杂等问题,提出了基于FPGA的多功能信号发生器设计方法。采用MATLAB/Simulink和DSP Builder对DDS系统模型进行建模和仿真,并用Signal Compiler工具对模型进行编译,产生Quartus II能够识别的VHDL源程序,并在Quartus II环境中生成硬件符号,最终将顶层文件编译、综合后下载到FPGA器件中,可产生频率、幅度相位均可调的基本波、AM调制波和数字调制波。测试结果表明,该系统具有设计灵活、实现简单、参数易调整、可移植性好、输出波形性能稳定和精度高等优点。 相似文献
18.
《仪表技术与传感器》2017,(1)
为了满足并行系统能够高效进行大量数据传输和交换的实时性要求,设计并实现了基于FPGA的四口RAM。四口RAM由1个双口RAM模块、4个缓存模块和2个控制模块构成。双口RAM作为四口RAM的存储实体。缓存模块是外部多处理器与双口RAM之间接口数据缓冲,由3个FIFO构成,分别缓存外部多处理器的读写命令、地址和数据。控制模块由有限状态机实现,通过分时读取4个缓存模块,完成对双口RAM的读写操作,实现四口RAM功能。软件测试和具体项目的应用表明,系统功能正常,此方法具有可行性和有效性。 相似文献
19.
20.
介绍了基于Verilog HDL设计的16位乘法器模块,使用Verilog HDL语言将16位乘法器的核心功能描述成一个有限状态机,并且在Modelsim上实现了其功能仿真。 相似文献