共查询到10条相似文献,搜索用时 15 毫秒
1.
为了更好地研究组合逻辑电路的竞争冒险现象,提出了一种关于组合电路竞争冒险的波形模拟方法,利用基于布尔过程的波形模拟器对电路进行模拟.该方法为检测电路中的竞争冒险现象提供了帮助,能有效降低对某些尖峰脉冲敏感的负载电路所产生的影响.实验结果证明了该方法的可行性和有效性. 相似文献
2.
3.
对于数字逻辑电路,由于外界多个输入信号的同时改变,以及自身电路的传输延迟,因而普遍存在竞争现象。本文全面分析组合逻辑电路和时序逻辑电路中竞争出现的条件,对于会导致险象的临界竞争,针对不同的逻辑电路类型分别指出消除险象的具体措施。所得结论对数字逻辑电路分析和设计具有一定指导作用。 相似文献
4.
5.
通过对信号传输理论、竞争-冒险现象和物理不可克隆函数(Physical Unclonable Functions, PUF)电路的研究,论文提出一种基于信号传输理论的毛刺型物理不可克隆函数电路(Glitch Physical Unclonable Functions, Glitch-PUF)方案。该方案首先根据偏差延迟的信号传输理论,推导出获得稳定毛刺输出的电路级数;然后利用组合逻辑电路的传播延迟差异,结合1冒险和0冒险获得具有毛刺的输出波形,采用多级延迟采样电路实现Glitch-PUF的输出响应。由于毛刺信号具有显著的非线性特性,将其应用于PUF电路可有效解决模型攻击等问题。最后在TSMC 65 nm CMOS工艺下,设计128位数据输出的电路结构,Monte Carlo仿真结果表明Glitch-PUF电路具有良好的随机性。 相似文献
6.
FPGA器件的竞争与冒险现象及消除方法 总被引:1,自引:0,他引:1
现场可编程门阵列(FPGA)由于其内部构成,容易引起竞争冒险现象,从而使电路工作的稳定性大受影响,电路也容易产生误动作,以致产生意想不到的后果。本文详细介绍了冒险现象的产生,并结合实例介绍了消除竞争冒险现象的各种方法。这些方法主要通过改变设计,破坏毛刺产生的条件来减少毛刺的发生。他能够使FPGA设计中毛刺的出现几率减到最小,大大减少了逻辑错误,加强了电路工作的稳定性,有效地抑制了干扰,使设计也更加优化、合理。 相似文献
7.
一、概述电视同步信号是一组周期性的,但时序关系较为复杂的脉冲信号。传统的设计方法生产出的同步机往往体积较大、成本高、电路结构复杂、维修不便。最近,有人提出用单片微机产生电视同步信号,虽然从方法上看具有一定新意,但用于彩色同步机中就显得不十分有效,K脉冲需由二个单稳电路产生,调试不便,精度也不高。传统的设计方法往往基于组合逻辑的基础上。由于各逻辑门时延的影响,使得所产生的脉冲精度并不高,而且还要避免“冒险”、“竞争”的影响。用这种方法的最大缺点是改变脉冲参数很困难,适应性不强。本文介绍一种方法,其原理与计算机中的 相似文献
8.
竞争冒险作为数字电路设计中经常会遇到的现象,存在可能导致高速电路或毛刺敏感电路的逻辑错误。以k变模可逆计数器设计中出现的竞争冒险现象为例,从程序、仿真波形、综合电路等方面较为详细地介绍了应用VHDL进行数字电路设计中竞争冒险现象产生的原因,并提出了采用同步时序电路设计的原则消除竞争冒险的方法。 相似文献
9.
Multisim在竞争冒险教学中的应用 总被引:2,自引:1,他引:1
在数字逻辑课堂教学中,引入Multisim软件,结合逻辑电路实例讲述竞争冒险现象。利用Multisim软件中的虚拟元件建立示例电路的仿真模型,模拟电路的运行状况,生动地展示了竞争冒险的产生过程,使课堂教学更加地贴近工程实际,帮助学生更好地理解和掌握所学内容,对提高课堂教学效率,激发学生的学习兴趣有重要的意义。 相似文献