首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 15 毫秒
1.
针对当前USB 2.0已不能满足对高速大容量数据记录仪快速读数的要求,设计了一种基于USB 3.0的高速读数接口。系统以存储阵列构建的某高速大容量机载雷达数据记录仪为背景,USB 3.0采用Slave FIFO接口模式,以记录仪的FPGA为外部主控制器,在FPGA内部构建一个高速FIFO实现对存储数据的缓存与传输,最后通过USB 3.0接口高速传输至计算机。重点介绍了USB 3.0读数接口硬件及其固件程序和FPGA控制程序的设计,并采用GPIF Designer II及Quartus II软件进行仿真与验证。实验结果表明,该USB 3.0接口速率可达120 MB/s,满足记录仪高速读取的要求。  相似文献   

2.
针对数据采集系统中上位机无法与多节点采集设备高速通信的问题,设计了一种基于MLVDS接口和USB3. 0接口的数据传输系统。该传输系统采用CYUSB3014接口芯片实现计算机与FPGA的高速数据传输,采用ADN4693E接口芯片完成多节点数据传输,以FPGA作为核心控制器,并基于MLVDS自定义协议解析多节点通信逻辑,实现MLVDS接口与USB3.0接口之间的数据交互。测试结果表明,该系统数据转换结果准确、可靠,实现了上位机与多节点数据采集设备间的高速通信。  相似文献   

3.
针对现行USB2.0接口已不能满足现代大容量数据高速度传输需求,提出一种基于USB3.0和FPGA的高速传输的解决方案;该方案通过配置可编程接口把EZ-USB FX3设置成master主模式,优化DMA数据传输通道,实现了电脑与接口卡之间数据高速传输;文章详细地介绍如何提高传输速度的方法,经实际传输测试,该接口卡能在传输速率高达350 Mbyte/s依然能保持正确无误的高速传输.  相似文献   

4.
为.解决复杂图像处理应用场景如全景视频拼接、多目标跟踪、环境感知等对于图像处理.设备的高实时性和灵活性需求,本文结合多路USB30接口的高吞吐性能与多核DSP+FPGA架构的高算力优势,.提出了一种基于多路USB30接口的高速图像处理平台设计I。该平台以8核IDSP芯片TMS320C6678为核心,辅以基于FPGA实现的6路USB30高速接口,搭配8片大容量的DDR3SDRAM和4通道的SRO与2通道的PCE高速通道,可实现最多同时对6路高清视频数据的实时传输与处理。经测试验证,该平台能以330MBps的速度稳定地传输多路视频数据,具有良好的灵活性和高吞吐率。  相似文献   

5.
介绍了一种基于DDR2 SDRAM与USB 2.0接口的大容量数据高速采集系统,该系统以FPGA为控制核心;利用FPGA的内部模块化的编程、DDR2 SDRAM的大容量存储以及USB 2.0接口的高速传输能力实现了数据的高速采集、大容量存储和传输;该系统支持热插拨和即插即用,使用方便;实验结果表明该系统可以实时高速的进行数据采集、存储和传输,最高传输速率可达20 MByte/s;在信号的高速采集领域有着很高的应用价值。  相似文献   

6.
高速数据采集系统的USB接口设计   总被引:2,自引:0,他引:2  
针对工程领域对数据采集的多类别数据、高速采集和传输、实时性的要求,设计基于USB接口的高速数据采集系统,并有FPGA+DSP搭配进行采集系统的逻辑控制、接口控制和信号处理,另有一块AD转换板进行模数转换;重点阐述USB接口设计的原理和实现,包括USB固件程序设计、驱动程序设计和USB应用程序设计;经过传输256*256的灰度图像、测试USB通道数据传输速度和使用采集板采集方波信号的测试,证明系统能够实现数据采集的任务,有很快的数据传输速度。  相似文献   

7.
根据自主设计的X射线探测器读出芯片数据量大、速度快和连续性的特点。设计了基于现场可编程逻辑门阵列(FPGA)、第二代双倍数据率同步动态随机存储器(DDR2)与第三代通用串行总线(USB3. 0)的X射线探测器数据采集与实时传输系统。系统以FPGA和USB 3. 0协议为核心,由FPGA采集X射线探测器读出芯片的24通道数字信号,并送入DDR2存储器中进行高速缓存,高速缓存的数据最终被USB 3. 0接口传输至PC端进行实时处理。该系统数据采集的吞吐率可达2 400 Mbps,USB接口传输速率可达2. 5 Gbps,能够满足X射线探测系统中高速采集与实时传输的要求。  相似文献   

8.
针对企业生产手机USB数据线时需要进行性能测试方面的要求,设计出一款以FPGA为处理核心,USB接口芯片为控制对象,辅之电源、存储器、键盘、显示、静电保护和反馈输出接口等模块组成的手机USB数据线测试仪;该测试仪按照USB通信协议把USB数据包通过被测数据线进行传输,然后通过计算其传输USB数据包的错误率来判断数据线性能的质量好坏;通过与误码率分析仪、电脑海量传输实测的结果对比和实际应用表明,该仪器较其它测试方法具有测试速度快,测试结果准确等优点,可广泛地应用于USB数据线生产企业.  相似文献   

9.
针对大容量数据记录器与外围计算机之间的数据通信时间长速度慢的问题,借助USB3.0接口良好的向后兼容性、易于使用性、可热插拔性、传输速度快等特点,设计了以FPGA为主控单元,DDR2SDRAM作为高速大容量缓存,USB3.0接口作为与计算机进行数据通信接口的高速数据传输电路系统;采用外接I2C接口的EEPROM作为USB3.0接口芯片的启动方式;通过专用的线性稳压器为DDR2提供稳定的参考电压和吸收电流;最后详细介绍了USB3.0接口芯片的固件程序配置和FPGA控制模块的逻辑设计;实验测试结果表明,通过USB3.0接口该系统数据传输速度达到149.29M/s,且数据传输可靠。  相似文献   

10.
针对在高速数据采集过程中,需要向计算机实时传输大量数据,通过对各种传输方式的研究分析,提出了采用USB 3.0传输方式进行数据传输,设计了基于USB 3.0的高速数据传输接口,接口实现的关键技术之一是稳定数据传输的速度。通过对各种USB 3.0芯片分析,采用了FTDI公司生产的FT601芯片,根据相应的数据手册,完成对FT601芯片的外围电路,采用可编程逻辑门阵列(FPGA)作为USB 3.0传输控制器。使用Verilog语言对FPGA内部进行编程,实现使用先进先出(FIFO)方式对数据进行缓存,控制FT601芯片完成与上位机之间的数据交换,并进行测试。测试结果表明,接口能在进行相应配置后,以平均350MB/s的速率传输数据,保证了数据传输速度的稳定性和数据的完整性。  相似文献   

11.
针对USB2. 0接口由于速率和带宽不够而无法满足高清视频实时传输的问题,提出了一种基于FPGA的USB3.0高清视频传输系统方案,并从吞吐速率角度分析了方案的可行性;采用SDRAM缓存视频数据和在视频流中插入帧同步码的方法,保证视频图像的完整和像素对齐;对系统进行了模拟测试和实际高清视频传输测试,测试结果表明:该系统实现了高清视频的实时传输,以320 MB/s的速度稳定传输视频数据。  相似文献   

12.
针对FPGA访问USB设备存在传输速率低、资源消耗大、开发复杂的缺点,提出了一种将ARM处理器与FPGA相结合实现高速访问USB设备的方案。该方案利用ARM处理器的USB Host读取USB设备数据并缓存于高速内存,采用乒乓机制通过SRAM接口将数据传给FPGA。经测试,数据传输速率可以达到48Mbps。该方案具有开发难度小,资源占用率低和传输速率高的特点,适合于FPGA高速读取大量外部数据。  相似文献   

13.
基于FPGA的主从式高速数据采集与传输系统   总被引:1,自引:0,他引:1  
针对数据采集系统有信号形式多样、实时传输和灵活配置的要求,介绍了一种基于FPGA的数据采集和传输系统,以及系统数字电路的程序设计.该系统以现场可编程逻辑阵列(FPGA)作为数据采集、预处理、组帧和传输的控制核心,通过低速串口接收控制命令,以高速USB接口向控制台发送采集数据帧,设计了数字FIR滤波器滤除采集电路的信号干...  相似文献   

14.
针对多通道心电测试仪对PC机接口提出的高数据传输带宽的要求,采用USB2.0规范推出的480Mbps的高速数据传输模式,介绍了一种以数字信号处理器ADSP2188为外部微控制器,以EZ-SX2系列USB接口芯片CY7C68001为接口控制芯片的USB2.0数据传输接口设计方法,并对软硬件设计上的关键技术作了详细的论述;经过测试,该接口的数据传输速率很好的满足了测试仪对传输带宽提出的要求,获得了实际运用.  相似文献   

15.
介绍一种由FPGA和CY7C68013芯片搭建的基于USB2.0接口的高速数据采集和传输系统。其中,USB2.0接口芯片CY7C68013工作在SlaveFIFO模式下。利用FPGA作为外部主控制器对CY7C68013内部的FIFO进行控制,以实现数据的高速传输。  相似文献   

16.
通用串行总线传输事务的透明性给USB系统的开发与测试带来了很多不便,现有USB物理层测试和分析仪器普遍存在价格昂贵或采样死区严重等问题;设计了一种基于FPGA的USB2.0协议分析仪,实现了对高速和全速USB设备差分数据总线低压差分信号的实时采样和分析,利用硬件的并发处理特性克服了采样死区问题,解决了因不同USB接口传输相位差引起的数据累积和丢包问题,降低了对主处理器性能的要求,减小了设计成本,为USB系统开发与测试提供了一种有效支持。  相似文献   

17.
目前存储器需存储的数据量越来越大,高速数据传输系统的需求变得极为迫切;为实现海量数据的高速稳定传输,并同时具有便携性及兼容性等特征,介绍了一种以FPGA为控制核心,DDR2 SDRAM为高速大容量缓存,USB3.0接口作为记录器与计算机进行数据通信接口的高速数据传输系统,通过模块硬件电路及软件协议实现了数据的高可靠性稳定传输,解决了大容量存储器和计算机之间的数据传输速度瓶颈;经长期试验证明:该接口传输速度可稳定达到150M/s,且数据可靠无误,满足任务设计要求.  相似文献   

18.
在研究华为海思Hi3516A进行视频编码压缩的过程中,针对其压缩码流仅支持本地保存和网络流媒体应用的局限性,提出了一种基于FPGA和以太网接口的H.264码流实时传输方案;Hi3516A视频编码端采用RAW _SOCKET原始套接字协议构建UDP帧,通过网口传输H.264压缩码流到FPGA平台;FPGA使用一片2 Gbit的DDR3作为数据缓存介质,保证网口速率的匹配和一次传输的H.264 Nalu包的完整性;利用USB2.0接口回传码流到PC进行功能测试;从模拟传输本地文件和实际传输视频两方面对系统功能进行测试;模拟传输本地文件测试中,PC端网口发送55,844,864字节本地文件到本系统,USB上位机接收的系统返回数据大小与发送数据大小相同,证明数据传输完整;实际传输视频测试中,MilkPlayer软件播放USB上位机保存的码流文件,画面流畅,无卡顿及明显丢帧,使用FFmpeg软件解码码流文件,测试表明,数据压缩比均值达143:1,与系统设定值相比,存在4%左右的误差,USB上位机12h和24 h保存接收码流测试中,数据量分别达到22.3 GB和43.5 GB,码流文件播放效果良好;因此,此系统能实现H.264码流的实时传输,满足设计要求,具有很好的实用价值.  相似文献   

19.
设计了一种基于TMS320C6455的高速数据传输系统.数据输入和输出分别通过USB接口和PCI接口来实现,控制模块通过FPGA来完成.该系统的优势在于可以借助TMS320C6455 DSP强大的信号处理能力来实现各种图像处理算法.该系统针对减少存储的需求,实现了一种SPIHT图像编码算法.该文给出了整个系统的运行测试结果,该系统可以广泛应用于各种数据传输系统以及图像处理算法验证系统的研制.  相似文献   

20.
为满足数据快速、稳定的传输,同时简化硬件设计,增强设计的灵活性,本文提出了一种利用A RM自身带有的GPMC总线作为ARM与FPGA数据传输的接口方案,并详细介绍了GPMC接口原理及FPGA内部GPMC接口时序的实现.首先,FPGA内部要实现ARM处理器的GPMC接口的读写时序,从而完成ARM与FPGA的通信.其次,FPGA完成对高速信号的采集以及存储,当存储到一定量时,FPGA中断ARM处理器进行数据的读取.仿真结果表明,与以往接口相比,该接口能完成高速信号的稳定传输.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号