共查询到18条相似文献,搜索用时 62 毫秒
1.
设计一款应用于电压调整器(LDO)的带隙基准电压源。电压基准是模拟电路设计必不可缺少的一个单元模块,带隙基准电压源为LDO提供一个精确的参考电压,是LDO系统设计关键模块之一。本文设计的带隙基准电压源采用0.5μm标准的CMOS工艺实现。为了提高电压抑制性,采用了低压共源共栅的电流镜结构,并且在基准内部设计了一个运算放大器,合理的运放设计进一步提高了电源抑制性。基于Cadence的Spectre进行前仿真验证,结果表明该带隙基准电压源具有较低的变化率、较小的温漂系数和较高的电源抑制比,其对抗电源变化和温度变化特性较好。 相似文献
2.
提出了一种基于传统基准源的改进带隙基准.该电路采用0.6 μm BiCMOS工艺实现,用于低压差线性稳压器.由于没有使用运算放大器以及非线性补偿技术,因此,该基准电路结构简单,面积小,电源电压为2.5 V时功耗低达12.5 μW.在-40~125℃温度范围内温度系数为22.2×10-6/℃,线性调整率为0.01%/V.当外接0.47 μF的滤波电容后,在1 kHz频率时电源抑制比为135 dB,在200 Hz和100 kHz频率时噪声功率谱密度分别为7.4 V/Hz和6.7 pV/Hz. 相似文献
3.
一种低压CMOS带隙电压基准源 总被引:4,自引:3,他引:1
设计了一种与标准CMOS工艺兼容的低压带隙电压基准源,该电路应用二阶曲率补偿,以及两级运算放大器,采用0.8μm BSIM3v3 CMOS工艺,其中,Vthn=0.85 V,Vthp=-0.95 V。用Cadence Spectre软件仿真得出:最小电源电压1.8 V,输出电压590 mV,在0~100℃范围内,温度系数(TC)可达15 ppm/℃,在27℃时输出电压变化率为±2.95 mV/V。 相似文献
4.
设计了一种应用于低压差线性稳压器(LDO)的低功耗带隙基准电压源电路。一方面,通过将电路中运放的输入对管偏置在亚阈值区,大大降低了运放的功耗;另一方面,采用零功耗的启动电路,进一步降低了整体电路的功耗。该基准电压源采用旺宏0.35μm CMOS工艺流片,经测试,基准输出电压的温度系数为33 ppm/℃,总电流消耗仅为12μA。 相似文献
5.
6.
7.
一种10-ppm/℃低压CMOS带隙电压基准源设计 总被引:10,自引:0,他引:10
在对传统CMOS带隙电压基准源电路分析和总结的基础上,综合一级温度补偿、电流反馈和电阻二次分压技术,提出了一种10-ppm/℃低压CMOS带隙电压基准源。采用差分放大器作为基准源的负反馈运放,简化了电路的设计,放大器的输出用于产生自身的电流源偏置,提高了电源抑制比(PSRR)。整个电路采用TSMC 0.35μm CMOS工艺实现,采用Hspice进行仿真,仿真结果证明了基准源具有低温度系数和高电源抑制比。 相似文献
8.
9.
10.
11.
设计一种适用于标准CMOS工艺的带隙基准电压源.该电路采用一种新型二阶曲率补偿电路改善输出电压的温度特性;采用高增益反馈回路提高电路的电源电压抑制能力.结果表明,电路温度系数为3.3 ppm/℃,在电源电压2.7~3.6 V范围内输出仅变化18 μV左右. 相似文献
12.
高性能CMOS带隙基准电压源及电流源的设计 总被引:1,自引:0,他引:1
介绍了一种高性能CMOS带隙基准电压源及电流源电路,基准电压源使用两个二极管串联结构来减小运放失调影响结果的系数,同时采用大尺寸器件减小运放的失调;采用共源共栅电流镜提供偏置电流来减小沟道长度调制效应带来的影响;在此基准电压源的基础上,利用正温度系数电流与负温度系数电流求和补偿的方法,设计了一种基准电流源。使用CSMC公司0.5μm CMOS工艺模型,利用Spectre工具对其仿真,结果显示:电源电压为5 V,在-40~85℃的温度范围内,基准电压源温度系数为20.4×10-6/℃,直流电源抑制比为1.9 mV/V,电流源温度系数为27.3×10-6/℃,电源抑制比为57 dB。 相似文献
13.
在对传统的CMOS带隙电压基准源电路的分析和总结的基础上,集合一级温度补偿、电流反馈技术,提出一种可以在低电源电压下工作,同时输出可调的低温度系数基准源电路。负反馈运放采用差分结构,简化了电路设计;同时放大器输出用作PMOS的电流源偏置,提高了电源抑制比。采用CSMC 0.6μm CMOS工艺实现,版图面积为0.41 mm×0.17 mm。Cadence Spectre仿真结果表明了设计的正确性。 相似文献
14.
设计了一种新型电流模带隙基准源电路和一个3bit的微调电路。该带隙基准源可以输出可调的基准电压和基准电流,避免了在应用中使用运算放大器进行基准电压放大和利用外接高精度电阻产生基准电流的缺点,同时该结构克服了传统电流模带隙基准源的系统失调、输出电压的下限限制以及电源抑制比低等问题。该带隙基准源采用0.5μm CMOS混合信号工艺进行实现,有效面积450μm×480μm;测试结果表明在3 V电源电压下消耗1.5mW功耗,电源抑制比在1 kHz下为72dB,当温度从-40~85°C变化时,基准电压的有效温度系数为30×10-6V/°C。该带隙基准电路成功应用在一款高速高分辨率模数转换器电路中。 相似文献
15.
16.
17.