共查询到19条相似文献,搜索用时 62 毫秒
1.
3.
4.
5.
6.
7.
8.
9.
本文介绍一种多功能信号发生器的设计,系统采用凌阳公司SPCE061A单片机,实现数字式正弦波、三角波、方波信号的输出,幅值和频率可调,具有液晶显示和语音播报波形种类、频率、幅度的功能.经测试验证,该信号发生器结构简单,操作方便,输出稳定,成本低廉,具有较高的实用价值. 相似文献
10.
目前,常用的自整角信号发生器大都采用像AD2S100这样的专用器件进行信号转换;这类器件往往都是国外制造,价格不菲,然而信号转换精度却只有0.2°~0.5°,对于某些高精度应用难以满足要求;为此,以C8051F340单片机为核心设计了一种基于USB总线的多路自整角信号发生器;设计摒弃了对专用芯片的需求,采用软件模拟方式进行信号解算和误差补偿,大大降低生产成本的同时,使信号全范围误差小于0.2°。经应用证明该信号发生器工作稳定、抗干扰强,有很高的实用价值。 相似文献
11.
12.
孙沉芳 《自动化与仪器仪表》2006,(3):34-36
介绍一种基于SOPC的函数信号发生器的实现方法。利用QuartusⅡ设计软件,实现函数信号发生器的功能.选用ACEXlK系列EP1K30TC144—3作为目标芯片,提供了在GW48-SOPC开发系统中测试通过的函数信号发生器的VHDL程序。 相似文献
13.
丁守成 《自动化与仪器仪表》2007,(6):51-54
介绍了一种正弦信号发生器。系统由SPCE061A单片机产生命令控制字和10kbps码元,AD9850产生正弦信号和FM信号,利用模拟开关4051实现调制度ma的程控和ASk/PSK信号。该系统具有波形失真度小、频率范围大且稳定、步进选择多等特点。 相似文献
14.
高性能DDS信号产生器的设计研究 总被引:5,自引:4,他引:5
介绍DDS的性能特点和两种技术实现方案.针对DDS的缺点,利用多路并行技术设计的新型DDS具有扩展输出带宽、保特高速稳定和频谱杂散的性能. 相似文献
15.
介绍DDS的性能特点和两种技术实现方案。针对DDS的缺点,利用多路并行技术设计的新型DDS具有扩展输出带宽、保特高速稳定和频谱杂散的性能。 相似文献
16.
A novel approach to developing an FPGA-based chirp signal generator using high-level synthesis implementation is proposed. OpenCL, which is a framework used for high-level synthesis (HLS) methodologies, is employed instead of the Verilog/VHDL language to program FPGA. OpenCL has been used for FPGA programming, particularly in high-performance computing applications. Utilizing OpenCL for FPGA development reduces development time because of the high-level abstraction of the code. However, compared to Verilog/VHDL, standard OpenCL does not enable direct access to the FPGA's I/O. In this study, the FPGA needs to access the I/O pins to communicate with the DAC and generate the chirp signal. Thus, direct access to the FPGA I/O pin from the OpenCL environment is required. Therefore, a new OpenCL component is developed to enable the FPGA to communicate with the DAC, thus allowing data streaming to generate the chirp signal. This OpenCL component enables us to stream the data from the FPGA to generate the chirp signal. Here, we demonstrate that by using OpenCL implementation, the FPGA can generate an I/Q chirp signal efficiently. Moreover, the same OpenCL kernel can be employed to generate different bandwidths of the chirp signal without having to reprogram the FPGA. To demonstrate the capability of the system, we generated the I/Q chirp signal from 1 MHz to 5 MHz, 5 MHz to 10 MHz, 10 MHz to 15 MHz and 15 MHz to 20 MHz for a period of 10 µs. 相似文献
17.
18.