共查询到18条相似文献,搜索用时 46 毫秒
1.
2.
3.
高速图像串行总线传输 总被引:4,自引:0,他引:4
针对图像测量中高速图像数据传输问题,提出采用串行数据传输方式代替并行数据传输方式,并介绍2种可用于图像传输的高速串行总线传输方式,分析他们各自的特点和工程应用中所需注意的问题。通过实验表明,这2种串行总线传输方式都可以很好地满足图像数据高速、可靠、长距离传输的要求。 相似文献
4.
为了对导弹引信滑轨实验中各路信号进行高速记录、存储,设计了多通道高速滑行数据记录设备,该系统主要由记录设备、远程读数装置及数据分析软件组成,记录设备以FPGA为控制单元,分别对引信的遥测信号和信噪比信号进行实时并行接收,经FPGA进行数据混合编帧后存储在FLASH芯片中,该存储过程采用2级片外流水线页编程技术提高存储速度,装 置回收后,上位机采用多线程技术高速读取数据并进行分析,经过测试,该记录设备在复杂环境下能够准确接收各类数据,FLASH存储速率达到15Mbyte/s,上位机读取速率达到16.5Mbyte/s,数据回放完整,已应用于某导弹引信滑轨实验中。 相似文献
5.
6.
提出一种多相机的高速图像传输方法,以克服目前采用LVDS方式进行长距离图像传输技术存在的所需线缆数量大、同时需要进行数据中继、系统的复杂度高的缺陷。系统采用FPGA为主控制器,将接收到的高速相机发出的LVDS格式图像数据转换成TTL信号,并分别输入到指定的存储区中。将相应存储区中的图像数据进行打包处理,送入RocketIO中转换为高速串行数据后,利用光纤进行远距离传输。实验表明,该方法在1.6 Gbps的传输速率下,传输数据量为32 Gbit时,误码数为零,且系统设计简单、性能优良,具有较强的可扩展性。 相似文献
7.
8.
9.
无线传感网络是现代信息技术的融合,随着无线传感网络的广泛使用,以及每一个节点采集数据量的不断增大,为保证数据处理与传输速度的匹配,需要在一定时间内进行数据存储,同时也为后续数据分析提供了保证。通过流水线技术和交错双平面页编程技术实现了对NAND 型FLASH的高速存储。在理论分析下,最高可以达到40MB/s的数据存储。试验中增加冗余以30MB/s的速度进行存储,结果表明存储和读取数据正确,并且整个系统可靠、稳定。 相似文献
10.
高速侦察图像数据的获取和缓冲 总被引:2,自引:0,他引:2
阐述了无人机中图象数据采集和缓冲模块的设计和实现。以FPGA为核心并综合利用FIFO和DDR—SDRAM设计了一个模块,可在200MBps数据率的情况下采集和缓冲图像数据。 相似文献
11.
12.
13.
14.
利用C8051F064单片机实现数据采集与存储系统,它体积小,重量轻,性价比较高.介绍了单片机和其它相关器件的使用方法.说明了数字交叉开关、DMA控制器和ADC转换器的软件配置方法.分析了ADC转换器单端模式下对电压信号的采集过程和DMA控制器对外部存储器写入数据的过程.对数据采集的时间间隔进行了分析.数据采集与存储系统采样频率可以达到1Ms/s,并有16位A/D采样分辨率.介绍了如何利用两个相同系统级联的方法获得2Ms/s的采样频率. 相似文献
15.
16.
CHEN Wen-tao LIU Yong-gui HUANG Min 《半导体光子学与技术》2006,12(3):200-204
High speed data communication between digital signal processor and the host is required to meet the demand of most real-time systems. PCI bus technology is a solution of this problem. The principle of data communication based on PCI has been explained. Meanwhile, the technology of data transfer between synchronous dynamic RAM(SDRAM) and an mapping space of on-chip memory(L2) by expansion direct memory access(EDMA) has also been realized. 相似文献
17.
针对该系统数据量大、传输速度高、存储时间长等特点;为保证系统稳定性,解决丢帧与错帧问题,采用多线程技术,创建显示、存储、同步三个并发执行线程,并根据实际工程项目经验,对串口读写次数加以控制,存储成方便操作的一个大文件.实验表明:实际应用在图像分辨率320×256下(最高测试过1280×1024),像素宽度14位,连续存储30 min以上,帧出错率为0,远低于项目的精度要求标准(帧出错率万分之三),通过判读软件回放,图像清晰,靶目标判读精确,应用到某工程项目中. 相似文献
18.
为了对飞行体发射过程中的参数进行实时存储,提出了基于FPGA的弹载数据记录器电路设计及控制逻辑设计.应高速数据存储速度的要求,对FLASH在不同编程方式下的写入速度进行了深入分析,从而革新了FLASH控制逻辑设计.该记录器采用FPGA实现接口控制、FLASH逻辑写入、擦除、无效块校验等,设计中,FLASH采用高效的“区”地址管理方法,从而为满足高速数据存储提出了合理的解决方案.实践证明,该记录器对飞行体发射过程中的参数进行了实时、可靠地存储,满足工程实际需求. 相似文献