共查询到17条相似文献,搜索用时 93 毫秒
1.
2.
吴广森夏泳林飞余和舟 《长江信息通信》2022,(3):94-97
异步串行接口(ASI)因为其高速且可靠等优点被广泛应用于多个场景。传统的ASI链路层都是通过CYPRESS公司生产的CY7B933/923芯片设计电路实现的,该芯片设计方法虽然简单易操作,但芯片价格昂贵,且该芯片已经停产,文章采用价格低廉国产化芯片即EG4A20BG256芯片进行电路设计,给出设计参考电路图,从而达到视频图像传输与接收目的。 相似文献
3.
4.
针对高速信号远距离传输时存在数据可靠性下降的问题,文中设计了一种基于FPGA的软硬件结合的长线传输方案。该系统在数据传输过程中,采用NI公司的LVDS串化器芯片SN65LV1023A和SN65LV1024B作为发送与接收芯片。驱动器和均衡器的配合使用,减少了信号衰减,同时增加了电路的驱动能力和信号传输距离。在指令传输与状态反馈的电路中采用RS422通信协议,并加入保证传输可靠性的隔离芯片,极大地简化了电路。在软件方面为提高抗干扰能力,添加了8B/10B编码、指令的三判二机制和校验字,降低了误码率,提高了传输稳定性。经验证,此设计可在90 m电缆以320 Mbit/s速率零误码传输。 相似文献
5.
一种基于FPGA的ASI传输接口的实现方案,描述了目标器件为FPGA的VHDL设计流程,并结合在DVBASI传输光端机开发过程中的经验,给出了用CYPRESS公司芯片实现ASI的发送和接收,用FPGA对其进行逻辑控制的一些方法和技巧. 相似文献
6.
7.
以Spartan-3E系列FPGA为核心控制模块,结合AD10242模数转换芯片和MXP-123MD-F光收发模块,实现了高速数据采集和光纤传输。其中FPGA用于实现数据控制、双口RAM和8B/10B编解码等功能。该数据采集控制模块具有性能可靠、实时性强、集成度高、扩展灵活等特点,并且通过试验验证了其功能的正确性。 相似文献
8.
9.
10.
DVB-ASI接收系统解码规则实现过程 总被引:1,自引:0,他引:1
目前,在数字视频广播(DVB)系统中,DVB-ASI接口使用非常广泛。文章介绍了选用美国 CYPRESS 公司的端到端通信接收处理芯片,实现DVB-ASI接收系统解码的过程,提出了DVB-ASI接口的基本原则。 相似文献
11.
在数字信号处理领域,采用DSP+FPGA的联合方案是最流行的选择,而DSP与FPGA之间数据通信的速度则直接影响着信号处理的效率。因此,高速率、大数据带宽的数据实时通讯就成为了现代信号处理系统的关键。本文提出并实现了一种基于ADI TigerSHARC101 Link协议的高速通信收发器,能同时在时钟的上升沿和下降沿收发数据,实现FPGA与DSP、以及FPGA片间的无缝连接,经ISE布线验证,整个系统仅占用FPGA少量逻辑资源,最高工作频率超过270MHz,数据传输率可达4.32Gbps,使片间数据通信不再成为信号处理的瓶颈。具有很强的工程应用价值。 相似文献
12.
基于FPGA/CPLD的通用异步通信接口UART的设计 总被引:6,自引:0,他引:6
UART(通用异步接收发送设备)是一种短距离串行传输接口。在数字通信和控制系统中得到广泛应用。FPGA/CPLD是大规模集成电路技术发展的产物.是一种半定制的集成电路。结夸计算机软件技术(EDA技术)可以快速、方便地构建数字系统。本文介绍一种采用可编程逻辑器件FPGA/CPLD实现UART的方法,将UART的核心功能集成到FPGA/CPLD上,本设计包含UART的发送模块、接收模块和波特率发生器,所有功能的实现全部采用VHDL件描述语言来进行描述。设计、综合、仿真在QUARTUSII软件开发环境下实现。 相似文献
13.
14.
15.
以Alter公司的FPGA为硬件平台,以QuartusⅡ为设计工具,来实现该直扩/跳频混合发射系统。顶层采用图形设计方式,各个模块均采用Verilog语言进行设计。编码模块采用了RS(255,223)码与卷积码(2,1,7)相结合,扩频模块采用GOLD码序列进行扩频,调制模块采用MSK调制。仿真结果表明:各个仿真模块均满足设计的要求,整个系统输出稳定无毛刺,达到了预期的效果。 相似文献
16.
17.
CRC的FPGA设计与实现 总被引:1,自引:0,他引:1
面对通信系统设计中经常使用到的CRC校验,以CRC-CCITT权式为例,在分析了CRC原理的基础上给出了串行CRC-CCITT校验码产生和校验器的实现电路。整个电路最终在FPGA上得到了很好的实现。 相似文献