共查询到17条相似文献,搜索用时 184 毫秒
1.
文章主要讨论如何利用PCI专用接口芯片S5933去进行PCI高速数据传输,首先简要介绍 PCI总线及S5933的内部结构,然后对S5933的3种数据传输方式进行简要阐述,最后通过实际工作来描述如何用CPLD进行高速数据发送板卡的逻辑控制设计。 相似文献
2.
本文讨论的是基于S5933的高速数据采集卡控制逻辑的实现方案,由于要求数据传输率比较高,所以使用S5933内部FIFO的DMA传输使传输达到PCI局部总线的32位33MHz。使用CPLD控制数据的传输使得板卡的成本比较低,控制起来相对比较简单,而CPLD内各个模块之间是并行操作的,使得传输速度能够达到PCI局部总线的速度。 相似文献
3.
结合对PCI总线接口控制电路S5933的开发,介绍一个基于PCI总线实现高速数据采集的系统,包括硬件时序和驱动程序的设计。 相似文献
4.
本文采用A1tera的CPLD实现了PCI总线至UTOPIA接口的逻辑转换控制,为低成本实现ATM终端奠定了基础。 相似文献
5.
本文采用计算机ISA、PCI总线和打印机接口设计加密电路,利用CPLD设计电路,具有加密性能好的特点,通过串行EEPROM AT93C46设计一个并行加密电路,密码存储在电路器件中,ISA总线直接对CPLD进行读取密码,PCI总线可以通过W89C940af对CPLD操作,读取设置密码。 相似文献
6.
讨论使用FPGA来实现PCI IP Core的方法,介绍高速数据发送卡的功能和结构,通过实际工作描述使用IP Core来实现数据发送卡的逻辑控制设计,以及PCI WDM驱动程序的设计. 相似文献
7.
本文阐述了使用CPLD实现通用PCI扩展总线桥的设计方法,并且介绍了用verilog HDL语言进行PCI总线目标模块设计的方案,重点叙述了PCI扩展总线桥逻辑设计和verilog HDL实现模块的设计,最后给出了PCI扩展总线桥的仿真时序图。 相似文献
8.
文章的主要内容就是应用可编程器件CPLD来做PCI总线接口设计,并提出了一种以目前流行的可编程器件开发工具、硬件描述语言VHDL作为开发手段,实现PCI总线接口功能的设计。 相似文献
9.
PCI总线接口的CPLD设计 总被引:1,自引:0,他引:1
详细阐述了利用Altera公司的FLEX10K芯片,以AHDL设计PCI接口的方法。从总体设计、用户接口的通信协议、状态机等方面对从PCI接口的设计方法作了全面的介绍。 相似文献
10.
11.
介绍一种采用USB2.0接口与PC机进行数据传输的高速数据采集卡的设计。给出了硬件的基本结构和软件固件设计的基本方法,并对用FPGA设计FIFO做了重点阐述,同时对使用异步并行A/D转换与使用采样率为444~440MS/s的ADC器件的采样数据在FIFO内的数据传输进行了时序仿真,并分析了仿真结果。 相似文献
12.
13.
为了实现对模拟量的高速采集与快速傅里叶分析,提出了一种基于FPGA的高速数据采集分析系统的设计方案,系统采用Cyclone系列FPGA配合高速A/D转换器,并使用了Altera公司的定制快速傅里叶分析集成核,通信与上位机采用RS 232串行通信标准协议配合基于Matlab GUI的上位机分析软件,并对多组高频模拟信号进行了高速数据采集与快速傅里叶分析实验,同时在上位机分析软件中实时显示出分析结果。实验结果验证了快速傅里叶分析理论,实现了低成本、高性能数据采集分析系统的设计完成。 相似文献
14.
15.
基于ARM和CPLD的高速数据采集系统设计 总被引:1,自引:0,他引:1
数据采集系统是通过采样电路将输入的模拟信号转换成离散信号,并送入CPU、MCU或DSP进行处理.现化流行的基于PCI总线设计的采集卡是数据采集系统的主流,其优点是可以利用PCI总线的研究成果快速的开发系统软件,整体运行速度快,能够实现实时采集实时处理.但在一些工业测控现场检测大型设备时,从现场到机房有一定的距离,模拟信号传到安装在PC内的PCI数据采集卡会有不同程度的衰减,且易受工业环境的干扰. 相似文献
16.
简介AMBE-3000基本功能及AMBE算法,提出利用数字信号处理芯片和EPM7128搭建TDM电路对两片FIFO和四片缓存FLASH完成电路控制,达到了基于单片语音处理芯片的多路语音数据记录实时工作目的,具有语音处理芯片利用率提高、系统复杂度降低以及操作简单易行等优点.讨论了多路信号采集、多片缓存FLASH与单片AMBE-3000在TMS320F2812系统控制下稳定工作所需要的技术条件,以及系统的电磁兼容性能分析. 相似文献
17.
基于多时钟域的异步FIFO设计 总被引:2,自引:0,他引:2
在大规模集成电路设计中,一个系统包含了很多不相关的时钟信号,当其目标域时钟与源域时钟不同时,如何在这些不同域之间传递数据成为了一个重要问题.为了解决这个问题,我们可以用一种异步FIFO(先进先出)存储器来实现.本文介绍了一种利用格雷码指针实现在多时钟域传递数据的FIFO设计. 相似文献