首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 65 毫秒
1.
美国模拟器件公司(Analog Devices,Inc.,ADI)近期为TD-SCDMA产品家族增加了新成员--Othello-3T AD6552.ADI公司的芯片组已经成为中国网络测试的重要组成部分.Othello-3T AD6552是ADI为支持TD-SCDMA标准专门设计的第二代射频收发器,并且是对ADI公司TD-SCDMA基带芯片组(包括SoftFone-LCR和SoftFone-LCR+)全部产品的补充.  相似文献   

2.
分析镜像抑制和带外衰减的要求,设计了适用于2.4 GHz Zigbee无线收发前端的镜像抑制滤波器.电路采用7阶巴特沃思OTA-C双二次结构.通过线性变换实现复数滤波.采用交叉耦合输入跨导器,扩大了输入线性范围.为减小滤波器频率偏差,设计了一种锁相环频率修调电路.电路利用0.18 μm CMOS工艺实现.测试结果表明,复数滤波器带宽2.54MHz,镜像抑制大于35 dB,偏移3.5 MHz抑制超过50 dB.在1.8 V电源电压下电流为0.86 mA.  相似文献   

3.
《中国集成电路》2008,17(1):4-4
展讯通信日前宣布,已签署协议收购一家位于美国圣地亚哥的高集成CMOS射频收发器设计公司——Quonlm Systems,Inc.(Quorum)。依据协议条款,展讯将向Quorum的股东支付5500万美元现金,价值为1500万美元的股票以及基于此后两年Quorum业绩表现而设置的最高额为600万美元的现金。  相似文献   

4.
《集成电路应用》2007,(11):14-14
上海晖悦数字视频科技有限公司日前宣布,公司历经4年研发的国内第一款数字电视机彩电中间件产品iTVware开发成功,且在全国二十多个地区通过网络侧试。晖悦称,该产品将为用户提供一款能够接收所有数字信号源的,全功能的真正的数字电视终端产品。  相似文献   

5.
介绍了英飞凌公司的TDA5255射频收发器的主要特点,以及设计外围电路时需要注意的问题,并从实际应用出发,基于TDA5255和XC866单片机设计一个射频收发器实现无线数据传输.  相似文献   

6.
低功耗射频IC卡读写器设计   总被引:1,自引:0,他引:1  
姚潜镇 《今日电子》2006,(12):90-92
本文介绍一款便携式巡更机(射频读写器)的设计。该读写器主要由MCU、射频IC卡读写模块、天线及USB通信接口等部分组成。为了方便对巡更情况的实时记录,系统采用了具有时间基准功能的时钟芯片。随着近年来智能小区、智能大厦的迅猛发展,巡更系统将有着广泛的应用前景。手持式读写器的主要开发指标包括微型化、低功耗、便携式及方便的数据传输接口。  相似文献   

7.
为实现更高的超宽带近场数据传输,提出一种基于脉冲谐波调制的集成低功率收发器。该收发器在发射器(Tx)端使用两个具有特定振幅的窄脉冲,来抑制由接收器(Rx)高Q值LC谐振电路引起的码间干扰(ISI),从而实现高数据率。提出的接收器结构是以非相干能量检测为基础,检测使用了基于脉冲的新型自动增益控制电路,这大大降低了短耦合距离内的功率消耗(46%)及ISI。提出的收发器采用0.35 μm标准CMOS工艺制成。测试结果显示,当距离为10 mm时,实测数据传输速率为20 Mb/s,误码率为8.7×10?8。当电源电压为1.8 V时,提出的发射器和R接收器的功率损耗分别为180和12.15 pJ/bit。  相似文献   

8.
为满足RFID射频收发器可灵活配置工作模式,并校准芯片工作频率的要求,设计了一种具有新型双缓冲存储结构和实现自适应频率校准(AFC)的可编程配置模块。采用双缓冲存储结构和数据同步方法简化设计,通过引入可变阶距因子改进自适应频率校准算法,使得频率锁定时间有效降低。采用TSMC0.18μm工艺进行后端设计并流片,芯片面积4mm2,供电电压1.8V。测试结果表明,该模块能正确完成芯片配置,AFC频率跟踪时间缩短到135μs以内。  相似文献   

9.
10.
DS276是Dallas公司推出的低上行收发器,可工作在2.7V的低电源电压,在等待状态下只有25mA的电流消耗。因此,DS276特别适合于采用电池供电的应用系统。它可以支持数据交换,其速率可以达到2kbps。与RS-232标准兼容。 咨询编号:001233  相似文献   

11.
This paper presents a transceiver module for human body communications whereby a spread signal with a group of 64 Walsh codes is directly transferred through a human body at a chip rate of 32 Mcps. Frequency selective digital transmission moves the signal spectrum over 5 MHz without continuous frequency modulation and increases the immunity to induced interference by the processing gain. A simple receiver structure with no additional analog circuitry for the transmitter has been developed and has a sensitivity of 250 µVpp. The high sensitivity of the receiver makes it possible to communicate between mobile devices using a human body as the transmission medium. It enables half‐duplex communication of 2 Mbps within an operating range of up to 170 cm between the ultra‐mobile PCs held between fingertips of each hand with a packet error rate of lower than 10?6. The transceiver module consumes 59 mA with a 3.3 V power supply.  相似文献   

12.
苏国新 《现代电子技术》2007,30(18):183-186
分析了目前国内主要渔用电台射频功率放大器的类型、结构特征和性能特点,在掌握大量故障现象的基础上深入分析了在海洋环境下射频功率放大器出现故障的原因和机理,提出减少和避免射频功率放大器故障的方法和措施,并对实际使用和维护渔用电台提出了有价值的建议。提出的分析思路及采用的主要方法也可以运用于海上航行的船用通信设备。  相似文献   

13.
基于0.18μm 1P6M CMOS工艺,设计并实现了一种用于工作在2.4 GHz ISM频段的射频收发机的整数型频率综合器。频率综合器采用锁相环结构,包括片上全集成的电感电容压控振荡器、正交高频分频器、数字可编程分频器、鉴频鉴相器、电荷泵、二阶环路滤波器,为接收机提供正交本地振荡信号并驱动功率放大器。通过在PCB板上绑定裸片的方法进行测试,测试结果表明,压控振荡器的频率覆盖范围为2.338~2.495 GHz;锁定频率为2.424 GHz时,频偏3 MHz处的相位噪声为-113.4 dBc/Hz,带内相位噪声为-65.9 dBc/Hz;1 MHz处的参考杂散为-45.4 dBc,满足收发机整体性能指标的要求。在1.8 V电源电压下,频率综合器整体消耗电流仅为6.98 mA。芯片总面积为0.69 mm×0.56 mm。  相似文献   

14.
赵青  顾学群 《现代电子技术》2005,28(24):15-17,22
低功率业余无线电收发信机是业余无线电爱好者们急需的低功率通信设备.本文介绍了一种低功率SSB收发信机的设计方法及其工作原理.该收发信机提供15 m和20 m两个波段,利用芯片MC1596实现SSB信号的产生及检波,利用芯片NE602完成混频,固定中频为9 MHz.该机体积小、重量轻、成本低、性能好,在低功率业务无线电通信领域中,具有较高的实用价值和广阔的应用前景.  相似文献   

15.
This work describes the design and realization of a low voltage single-chip wireless transceiver front-end in a standard 0.25 m CMOS technology. The presented prototype integrates the LNA, down-converters, VCO, quadrature generator, up-converter and pre-amplifier on a single die. A high level of integration is achieved by using a low-IF topology for reception, a direct quadrature up-conversion topology for transmission and an oscillator with on-chip integrated inductor. The final objective of this design is to develop a complete transceiver system for wireless communications at 1.8 GHz that can be built with a minimum of surrounding components: only an antenna, a duplexer, a power amplifier and a baseband signal processing chip. The presented circuit consumes 240 mW from a 2.5 V supply and occupies a die area of 8.6 mm2.  相似文献   

16.
设计并实现了一种使用0.13μm CMOS 工艺制造的低电压低功耗串行收发器.它的核心电路工作电压为1V,工作频率范围为2.5~5GHz.发送器包括一个20:1的串行器和一个发送驱动器,其中发送驱动器采用了预加重技术来抵消传输信道对信号的衰减,降低信号的码间串扰.接收器包括一个输入信号预放大器,两个1:20的解串器以及时钟恢复电路.在输入信号预放大器中设计了一个简单新颖的电路,利用前馈均衡来进一步消除信号的码间串扰,提高接收器的灵敏度.测试表明,收发器功耗为127mW/通道.发送器输出信号均方根抖动为4ps.接收器在输入信号眼图闭合0.5UI,信号差分峰-峰值150mV条件下误码率小于10-12.  相似文献   

17.
设计并实现了一种使用0.13μm CMOS 工艺制造的低电压低功耗串行收发器.它的核心电路工作电压为1V,工作频率范围为2.5~5GHz.发送器包括一个20:1的串行器和一个发送驱动器,其中发送驱动器采用了预加重技术来抵消传输信道对信号的衰减,降低信号的码间串扰.接收器包括一个输入信号预放大器,两个1:20的解串器以及时钟恢复电路.在输入信号预放大器中设计了一个简单新颖的电路,利用前馈均衡来进一步消除信号的码间串扰,提高接收器的灵敏度.测试表明,收发器功耗为127mW/通道.发送器输出信号均方根抖动为4ps.接收器在输入信号眼图闭合0.5UI,信号差分峰-峰值150mV条件下误码率小于10-12.  相似文献   

18.
60 GHz宽带无线通信射频芯片研究进展   总被引:1,自引:0,他引:1  
60GHz无线通信技术由于其超高速的数据传输能力,将成为第4代无线通信技术的代表,引发了学术界和工业界研究热潮。近几年,随着半导体技术的发展,基于不同工艺的60GHz宽带无线通信射频芯片已经不断有报道。文中跟踪了近些年国外60GHz无线技术研究情况,分别从应用、技术特点、标准状况和芯片研究进展等方面介绍了60GHz宽带无线通信系统及其发展趋势。  相似文献   

19.
赵明剑  王静 《微电子学》2018,48(1):37-42
面向人体介质通信领域,设计了一种基于0.18 μm CMOS工艺的接收模拟前端电路。采用有源电感零极点补偿技术,在保证电路噪声性能与增益的同时,有效拓展了电路线性带宽;通过在调整型共源共栅结构中引入高阻输入晶体管及负载管,使电路不仅具有良好的电流模信号放大能力,还具有电压模信号接收放大功能。芯片核心尺寸为379.3 μm×118.9 μm。后仿真结果表明,在电流输入模式下,电流等效输入噪声为8.36 pA/Hz@50 MHz,-3 dB带宽为0.26~114 MHz,跨阻增益为70.3~112.5 dBΩ;在电压输入模式下,电压等效输入噪声为4.43 nV/Hz@50 MHz,-3 dB带宽为0.45~112 MHz,电压增益为44~83.18 dB。对比人体通信接收机前端相关文献,该设计在带宽、噪声及兼容性方面具有应用优势。  相似文献   

20.
利用PIC中档单片机优越特性,实现参数全部由软件设定的PPM信号调制;用软件同时完成PPM信号的编码和解码.以单片机最小系统实现一个简洁可靠、成本低廉的PPM调制全双工激光无线通信收发器,该收发器为两个数据终端之间提供一条透明的通用异步串行数据传输通道。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号