首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 15 毫秒
1.
小数分频技术解决了锁相环频率合成器中鉴相频率和输出频率分辨率的矛盾。但一般的小数分频技术引入了严重的小数杂散问题。因为Δ-Σ调制技术对噪声具有整形的作用,把Σ-Δ调制技术应用在小数分频频率合成器中,与传统的PLL(锁相环)频率合成器相比具有明显的优越性,他可以提供很宽的频率范围、极高的频率分辨率、较低的单边带相位噪声以及良好的杂散性能。  相似文献   

2.
从小数分频频率合成器中小数杂散的产生入手,分析了高阶数字∑-△调制对量化噪声的高通整型特性,从而有效地解决了小数分频锁相环的杂散问题。最后用硬件电路实现了基于∑-△调制的小数分频频率合成器,频率范围为2400-2510MHz,频率步进125kHz,在偏离主频1kHz时相位噪声优于-99dBc/Hz,换频时间小于100μs。证明了该频率合成器是一种简单实用、高性价比的频率合成器。  相似文献   

3.
吴永欣  张建立 《无线电工程》2005,35(3):53-55,58
从小数分频频率合成器中小数杂散的产生入手,分析了高阶数字∑-△调制对量化噪声的高通整型特性,从而有效地解决了小数分频锁相环的杂散问题。最后用硬件电路实现了基于∑-△调制的小数分频频率合成器,频率范围为2400~2510MHz,频率步进125kHz,在偏离主频1kHz时相位噪声优于-99dBc/Hz,换频时间小于100Fs。证明了该频率合成器是一种简单实用、高性价比的频率合成器。  相似文献   

4.
5.
该文应用ADF4157PLL集成芯片实现∑-△小数分频锁相技术,重点讨论了1.35GHz~2.35GHz频段∑-△小数分频频率合成的原理和实现方法.其相位噪声曲线图与传统的FPGA合成算法实现的结果基本一致.实验数据充分证明了∑-△小数分频PLL集成芯片可以替代传统的FPGA合成算法,具有易调试、集成度高、一致性好等优...  相似文献   

6.
本文分析了小数分频频率合成器中存在的相位杂散的问题,以及解决问题的ΔΣ调制技术。通过采用CX72301芯片的硬件电路在接近GHz量级的频率上实现了使用ΔΣ调制技术的频率合成器,获得了良好的相噪性能指标及几个μs的转换时间。  相似文献   

7.
《信息技术》2015,(10):192-194
介绍了Σ-Δ调制器小数分频的原理及其在锁相环中的作用。该方法比传统小数分频方法具有低相噪、锁定时间快、频率分辨率高等优点。论述了Σ-Δ调制器在锁相环中应用,并且用Simulink进行了仿真,得到了非常好的分频结果。  相似文献   

8.
Σ-Δ调制频率合成器   总被引:2,自引:0,他引:2  
分析了∑-△调制技术,并把该技术应用于小数分频合成器中,使小数分频误差能量频谱被整型而远离载频。  相似文献   

9.
基于△∑调制技术的小数分频合成器的设计和实现   总被引:1,自引:0,他引:1  
本文分析了小数分频频率合成器中存在的相位杂散的问题,以及解决问题的△∑调制技术.通过采用CX72301芯片的硬件电路在接近GHz量级的频率上实现了使用△∑调制技术的频率合成器,获得了良好的相噪性能指标及几个μs的转换时间.  相似文献   

10.
小数分频技术解决了锁相环频率合成器中鉴相频率和输出频率分辨率的矛盾。但一般的小数分频技术引入了严重的小数杂散问题。因为△-∑调制技术对噪声具有整形的作用,把∑-△调制技术应用在小数分频频率合成器中,与传统的PLL(锁相环)频率合成器相比具有明显的优越性,他可以提供很宽的频率范围、极高的频率分辨率、较低的单边带相位噪声以及良好的杂散性能。  相似文献   

11.
锁相环电路广泛应用于现阶段集成电路芯片中,由于需要较高的输出频率解析度,小数分频的锁相环得到了越来越多的关注。但是小数分频调制器会引入较大的噪声,因此如何降低系统噪声、提供高性能相位噪声的锁相环成为现阶段研究的重要课题。文章给出了基于小数分频技术的锁相环设计与噪声分析,分析了各个主要模块的设计要求与优化方法。芯片在SMIC流片制造,采用了0.13μm逻辑工艺,从样片的测试结果来看,Sigma-Delta模块的噪声得到了较好的抑制,满足了预先的设计要求。  相似文献   

12.
本文介绍了一种小数分频环的原理,并对100~200MHz,参考频率为100kHz、分辨率为100Hz的小数环进行了实验,证明了此方法的可行性.  相似文献   

13.
小数分频技术在通信领域中的应用   总被引:1,自引:0,他引:1  
周晔 《电信快报》1999,(8):27-30
介绍了锁相环中两种小数分频技术方案。这些技术可以用在多种频段空间内的合成器中,并可使相位噪声降低。  相似文献   

14.
介绍了一种利用大规模锁相环集成电路MC145146实现小数分频的原理,并用MC12013作前置分频器进行了实验,证明了其正确性。  相似文献   

15.
提出了一种覆盖S/U双波段的小数分频锁相环型频率合成器.该频率合成器采用一种新型多模分频器,与传统的小数分频频率合成器相比具有稳定速度快、工作频率高和频率分辨率高的优点.该锁相环采用了带有开关电容阵列(SCA)的LC-VCO实现了宽频范围,使用3阶MASH△-∑调制技术进行噪声整形,降低了带内噪声.设计基于TSMC 0.25 μm 2.5 V 1P5M CMOS工艺实现.测试结果表明,频率合成器频率范围达到2.450~3.250 GHz;波段内偏离中心频率10 kHz处的相位噪声低于-92.5 dBc/Hz,1 MHz处的相位噪声达到-120 dBc/Hz;最小频率分辨率为13 Hz;在2.5 V工作电压下,功耗为36 mW.  相似文献   

16.
使用0.18μm1.8VCMOS工艺实现了U波段小数分频锁相环型频率综合器,除压控振荡器(VCO)的调谐电感和锁相环路的无源滤波器外,其他模块都集成在片内。锁相环采用了带有开关电容阵列(SCA)的LC-VCO实现了宽频范围,使用3阶MASHΔ-Σ调制技术进行噪声整形降低了带内噪声。测试结果表明,频率综合器频率范围达到650~920MHz;波段内偏离中心频率100kHz处的相位噪声为-82dBc/Hz,1MHz处的相位噪声为-121dBc/Hz;最小频率分辨率为15Hz;在1.8V工作电压下,功耗为22mW。  相似文献   

17.
Σ-Δ调制技术在频率合成中的应用   总被引:3,自引:0,他引:3  
本文介绍了采用Σ-Δ调制技术的小数分频PLL频率合成器.为了提高分频信号的质量和减少小数分频器的小数杂散,我们采用了高阶Σ-Δ调制技术原理.本文还提出了采用这种原理的具体电路实现方式.  相似文献   

18.
介绍了基于∑-△调制器的小数分频(F-N)频率合成技术的基本原理及采用此技术的频率合成器MAX2150,给出了MAX2150在某微波测试仪表中的应用电路和注意事项.  相似文献   

19.
小数分频与快锁芯片ADF4193的原理与应用   总被引:1,自引:0,他引:1  
主要介绍了美国ADI公司生产的小数分频与快锁芯片ADF4193的工作原理,对于ADF4193的相位噪声和锁定时间等两个重要的PLL指标进行了分析,给出了用FPGA配置ADF4193的具体方法。并给出了测试结果。  相似文献   

20.
根据WCDMA无线直放站锁相环的特点,结合Σ-Δ调制小数分频锁相环 噪声低、分辨率高、步进小的优点,给出了一种适用于WCDMA无线直放站的基于Σ-Δ调制小 数分频锁相环,并采用ADS工具对系统进行了仿真。仿真证明了基于Σ-Δ调制小数分频的WC DM A无线直放站锁相环模型的正确性,对WCDMA无线直放站锁相环设计有一定的指导意义。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号