共查询到10条相似文献,搜索用时 15 毫秒
1.
2.
采用最大电流选择的恒定跨导Rail-to-Rail CMOS运放输入级 总被引:2,自引:0,他引:2
基于TSMC0.18μm CMOS工艺设计了一种具有恒定跨导的1.8V rail—to-rail CMOS运算放大器的输入级。采用两路结构相同的最大电流选择电路实现输入级总跨导的恒定。电路采用Hspice仿真,工作电压1.8V。输入级在强反型层工作时,电路的总跨导偏差在5%之内;弱反型层上作时,总跨导偏差在8%之内。 相似文献
3.
基于UMC的0.6μm BCD 2P2M工艺,探讨了一种高性能Rail-to-Rail恒定跨导CMOS运算放大器.该运算放大器的输入级采用互补差分对,其尾电流由共模输入信号来控制,以此来保证输入级的总跨导在整个共模范围内保持恒定.输出级采用ClassAB类控制电路,并且将其嵌入到求和电路中,以此减少控制电路电流源引起的噪声和失调.为了优化运算放大器低频增益、频率补偿、功耗及谐波失真,求和电路采用了浮动电流源来偏置.该运算放大器采用米勒补偿实现了18MHz的带宽,低频增益约为110dB,Rail-to-Rail引起的跨导变化约为15%,功耗约为10mW. 相似文献
4.
基于国内某CMOS工艺设计了一种单一PMOS差分对的轨到轨输入、恒跨导CMOS运算放大器。输入级电路采用折叠共源共栅结构,通过体效应动态调节输入管的阈值电压扩展共模输入范围到正负电源轨,恒定共模输入范围内的跨导,自级联电流镜有源负载将差分输入转换为单端输出;输出级电路采用AB类结构实现轨到轨输出,线性跨导环确定输出管的静态偏置电流。在5 V电源电压,2.5 V共模电压,1 MΩ负载条件下,经Spectre仿真验证,该运算放大器开环增益为119 dB,相位裕度为58°,共模输入范围为0.0027~4.995 V,共模范围内跨导变化小于3%,实现了轨到轨输入共模范围内的跨导恒定。 相似文献
5.
6.
介绍了一种低电压、低功耗、动态摆幅大、高频带的运算放大器,电路采用恒定跨导的轨对轨输入级,偏置电路采用折叠共源共栅电流镜结构,采用0.35uM CMOS工艺实现,有较好的兼容性,可应用于基带数字通信芯片设计及其相关领域。 相似文献
7.
为了提高运算放大器对电源电压的利用率,基于GSMC 0.18 μm CMOS工艺模型,设计了一种高增益恒跨导轨对轨CMOS运算放大器。该运算放大器的输入级采用了互补差分对,并通过3倍电流镜法保证输入级总跨导在整个共模输入范围内恒定;为了获得较大的增益和输出摆幅,中间级采用了折叠式共源共栅结构;输出级采用了AB类输出控制电路,使输出摆幅基本实现了轨对轨。在3.3 V供电电压以及1.6 V输入电压下,该放大器的直流增益为126 dB,单位增益带宽为50 MHz,相位裕度为65°。电路结构简单,易于调试,可大大缩减设计周期和成本。 相似文献
8.
一种宽带恒定跨导轨对轨运算放大器的设计 总被引:1,自引:1,他引:0
介绍了一种具有轨对轨输入功能的CMOS输入级电路。该电路克服了一般运算放大器只能工作在一定共模输入范围的输入级的缺陷,在各种共模输入电平下有着几乎恒定的跨导,使频率补偿更容易实现,且由于其工作原理与MOS晶体管的C—V解析关系无关,对制造工艺依赖性小,适用于深亚微米工艺。在此基础上,设计出了一种宽带的运算放大器,该运算放大器具有轨对轨输入、输出能力,可以作为常用模拟电路的基本单元模块。它没有严格的共模输入限制,跨导和整体性能稳定,适于为更大规模的数字/模拟混合信号系统提供行为级模型。 相似文献
9.
10.
提出了一种采用了四对差分管来实现跨导恒定的Rail-to-Rail CMOS运算放大器输入级的方法.用两对互补的差分对作为输入级,另两对互补差分对动态地控制输入级工作电流,以实现Rail-to-Rail恒定跨导.通过在电路中加入补偿电流来提高四对差分管工作的协调性.基于TSMC 0.18 μm COMS的工艺,应用Hspice在不同电压、温度环境下进行了电路的仿真验证,结果表明所设计的电路在各种条件下都有较好的性能,其在共模范围内跨导最大偏差小于2%.本文还分析了MOS管二阶效应对电路产生的影响. 相似文献