首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到10条相似文献,搜索用时 15 毫秒
1.
高分辨率航空图像压缩系统设计   总被引:1,自引:0,他引:1  
陈柘  段宗涛  陈玲  孙朝云 《计算机工程与设计》2011,32(8):2672-2674,2728
针对高分辨率航空图像存储和传输的要求,提出了基于POWERPC、FPGA和ADV212的嵌入式图像压缩存储系统设计方法,实现了大小为4008x5366x12bit图像的有损和无损压缩存储。系统设计目标为每2秒存储一幅无损压缩图像,压缩比为2:1;并在限定传输速率为1.44Mbps的条件下,每8秒向地面传送一幅有损压缩图像。系统设计中使用ADV212完成JPEG2000标准压缩算法,FPGA实现图像数据的接收和分块,POWRE PC实现对ADV212的配置管理及图像文件的存储。实验结果表明,该系统设计能够满足预定高分辨率航空图像的实时压缩与存储要求。  相似文献   

2.
基于ADV202的无人机序列图像压缩系统设计   总被引:1,自引:0,他引:1  
针对高空无人机航拍图像序列需要高输入码率、高压缩比、低复杂度、精确定比以及实时压缩的需求,设计了一套基于ADV202+DSP+FPGA架构的高性能无人机序列图像实时压缩系统。该系统以ADV202为核心压缩芯片完成帧组图像的高效率JPEG2000编码,并通过DSP对图像序列进行帧组划分和帧组内运动估计以进一步提高ADV202对运动图像序列的压缩性能,通过FPGA实现对ADV202的配置和数据流管理。实验结果表明,该系统具有压缩比高,压缩速度快,恢复图像视觉质量好,定比性能好,低功耗和高稳定性的优点,具有良好的工程应用价值。  相似文献   

3.
基于ADV202的实时窄信道视频压缩及解压缩系统设计   总被引:2,自引:0,他引:2  
为了满足视频传输的高实时性和无线信道的窄信道要求,设计了一种基于JPEG2000的视频压缩及解压缩系统。通过专用芯片ADV202实现JPEG2000压缩方式,其优点是在窄信道下具有高实时性。使用FPGA实现跳像素并通过配置ADV202寄存器实现跳场减少数据,满足了窄信道下实现较低压缩率压缩视频图像的要求,提高了视频图像还原质量。  相似文献   

4.
针对现有交通监控视频中采用的H.264算法复杂度高、运算量大、误码跨帧传播等问题,提出了基于专用编解码芯片ADV212硬件实现JPEG2000标准的视频压缩传输系统的设计方法;设计以ADV7180对PAL制式模拟视频进行采集,以ADV212完成对采集后视频数据的压缩处理,最后通过DM9000A实现对压缩数据的以太网传输;FPGA作为系统主控,主要实现对各芯片的初始化及逻辑控制;实验结果表明,在保证压缩图像具有较高峰值信噪比的情况下,系统对速率为166 Mbps的视频图像进行压缩处理后输出速率为8 Mbps,有效减轻了网络传输带宽压力,且便于网络终端进行视频数据存储;同时系统还具有集成度高、体积小、性价比高、压缩比可调等优点,支持多种视频监控场合使用。  相似文献   

5.
根据磁悬浮试验线通信基站诊断功能的需要,设计了一种基于OV7670和ADV611的图像信息采集与压缩传输系统。使用Verilog语言实现了基于SCCB总线协议的OV7670图像传感器控制接口,通过配置OV7670内部寄存器使其输出符合CCIR-601格式的数字图像数据流。图像压缩部分采用基于小波变换的ADV611图像压缩编码芯片,在控制ADV611的量化带宽的计算中,采用了基于PID控制的量化带宽的算法,得到恒定的码率。  相似文献   

6.
一种机载高分辨率图像实时压缩系统的设计   总被引:1,自引:0,他引:1  
为解决机载高分辨率图像的实时压缩问题,提出了一个基于FPGA+PowerPC的高分辨率图像实时压缩系统的设计方案。本系统主控采用PowerPC处理器,压缩芯片采用ADV202,用FPGA实现图像数据流程中各个环节控制,最终输出数据为高性能的静止图像压缩标准JPEG2000格式。  相似文献   

7.
基于FPGA的视频监控系统   总被引:2,自引:0,他引:2  
设计并实现了一个基于FPGA的视频监控系统。在FPGA中设计I2C总线配置模块对视频芯片ADV7181进行合理的配置,介绍了视频信号的处理过程,包括ITUR656视频解码、视频插值、解交织和色度空间变换。处理后的视频一路通过VGA接口在本地显示器上显示,另外一路经过压缩后通过网络传输到网络终端,从而实现网络远程监控。  相似文献   

8.
基于FPGA的星载SAR方位压缩处理器设计与实现   总被引:1,自引:0,他引:1  
介绍了基于FPGA芯片的星载合成孔径雷达实时成像处理器中方位压缩处理器的设计与实现。该处理器可根据参数实时生成匹配滤波参考函数,用频域方法实现雷达回波的方位向压缩,并输出实图像。处理器与主控间采用ISA总线接口。介绍了方位压缩的原理和功能,详细描述了处理器硬件开发和FPGA设计。测试结果表明,该处理器可以实现星载条件下雷达数据的方位压缩。  相似文献   

9.
《电子技术应用》2017,(5):90-93
针对图像编码与重构系统的实际需求,设计了一种基于HPS和FPGA的图像处理系统。该系统实现了图像的实时采集、压缩、传输和重构。系统采用DE1-So C开发板,在FPGA中设计了D5M摄像头、SDRAM、VGA的IP核,在QSYS中利用AXI和Avalon总线连接IP核,利用Linux C编程在HPS中实现了图像的压缩感知(CS)编码和传输,在MATLAB上位机中接收压缩数据并实现图像的重构,减少了FPGA资源使用和设计复杂度。结果表明,该系统能够实现任意自然图像的处理,图像压缩比约为8%,PSNR约为41 d B,应用灵活,可移植性强,能够满足实际工程的需要。  相似文献   

10.
基于ADV212芯片的视频压缩系统应用设计技术   总被引:1,自引:0,他引:1  
分析研究了基于JPEG200标准的多媒体数字信号编解码器-ADV212芯片的硬件组成及结构,并基于ADV212的功能特点,设计出一种ADV212结合FPGA和DSP的视频压缩系统.该系统采用多片ADV212模式,能够处理高达1080i的高清视频信号.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号