共查询到20条相似文献,搜索用时 78 毫秒
1.
并行多线程处理机体系结构分析 总被引:1,自引:0,他引:1
赵庆敏 《微电子学与计算机》2005,22(5):185-187
并行多线程体系结构处理机由多个逻辑处理机构成,大量的流水线控制部件由所有的逻辑处理机所共享。在每个周期,处理机从多个线程取出多条指令调度执行。另外一个特点,它同时支持指令级和线程级的并行操作。本文分析了PMA工作原理。并给出一个处理机模型。 相似文献
2.
3.
本文介绍的一种实时处理的可编程数字信号处理机是采用正交双通道处理,用一组高阶复数FIR滤波器和高阶实数FIR滤波器实现滤波,信噪比和地杂波抑制得到改善,并具有三种恒虚警处理手段。全机由微程序控制。 相似文献
4.
5.
针对雷达测量系统中的信号处理,探讨了采用现场可编程门阵列(FPGA)的全数字化处理方案.重点研究数据采集、实时压缩编码和数据传输的方法及过程.该文详细论述了基于FPGA的单板信号处理机的模块化设计及实现,并通过仿真和测试验证了设计的正确性.结果表明,该信号处理机具有体积小、重量轻、功耗低、可靠性高等优点. 相似文献
6.
为确保某型雷达信号处理机的调试和检验,设计了一种信号处理机综合测试仪。就其设计思想、设计方案以及实现中的技术难点进行了探讨。 相似文献
7.
以ADI公司高性能浮点DSP芯片TS201为核心处理器,结合Xilinx公司VIRTEX-IIPRO系列FPGA芯片设计的2片DSP数据缓存板和4片DSP主处理板,设计了一种雷达信号处理机。该信号处理机中,DSP芯片仅用链路口完成相互间点对点的通信,各自的数据总线互补相连,存储器空间地址彼此独立。系统具有硬件结构体积小,程序易调试,整体可靠性高的优点。 相似文献
8.
一种通用雷达信号处理机的设计 总被引:1,自引:0,他引:1
在基于VME总线或CPCI总线的雷达信号处理机中,板与板之间的数据传输速率受限于总线的速率。针对现有的雷达信号处理机板间的数据传输速率较低的问题,本文提出了一种新的设计方法,即采用DSP和FPGA相结合的设计方法,利用FPGA提供的高速串行收发通道进行板间的数据传输,使板间的数据传输速率获得大幅度的提升,同时也有效地改善了板内DSP间的数据传输问题。 相似文献
9.
10.
《电子技术与软件工程》2019,(6)
随着我国雷达技术的快速进步,在很多领域均广泛应用。雷达系统接收数字化是信息时代的发展方向之一,在此基础上,通信、显控有了全新的发展机遇。本文针对这些内容进行研究,先研究雷达,在介绍信号处理机的通信技术和显控技术。 相似文献
11.
12.
13.
基于Nios嵌入式处理器的片上可编程系统设计 总被引:9,自引:0,他引:9
Nios嵌入式处理器是用户可配置的通用RISC嵌入式处理器,是一个非常灵活和强大的处理器.随着PLD(可编程逻辑器件)性能的不断提高,SOPC(可编程片上系统)的设计和实现非常方便,用户可以灵活地进行系统硬件和软件设计,还可以现场进行系统级修改.文中结合实例,给出了基于Nios嵌入式处理器的SOPC软、硬件设计与实现方法. 相似文献
14.
15.
本文介绍一种应用数字信号处理器(DSP)作为微机控制的交流变频调速系统,并介绍了为发挥其快速性而采取的措施,对数字信号处理器应用于调速系统中的优缺点作了分析,最后附上实验结果。 相似文献
16.
设计了一种针对图像、音频、视频等多媒体数据的处理新型结构的媒体处理器。该媒体处理器由一个通用数字信号处理器及多媒体协处理器构成,其指令集包含了通用的数字信号处理指令及扩展的多媒体处理指令。多媒体协处理器中包含了多个专用于多媒体处理的功能模块,可以加速多媒体处理的进行。该媒体处理器具有强大的多媒体处理能力,可实现对JPEG压缩图像、MP3音频流或MPEG2的MP@ML级别的压缩视频流的实时解码。 相似文献
17.
18.
19.
20.
传统的激光雷达测距机信号处理能力的评估需要激光器、光学系统和探测器等设备的配合,为简化该评估方法,研制了一种机载脉冲激光雷达回波模拟设备。通过分析脉冲激光雷达回波特性,建立了回波数学模型,指出了衡量测距性能的关键参数。以模型为理论依据,以距离、信噪比等参数为输入,采用软件算法生成波形数据并存储于PC机,通过硬件电路将波形数据处理输出,形成模拟激光回波。实验证明,该设备可模拟目标最远40 km,信噪比最小为2的回波,其中,目标距离模拟误差在0.95‰内,信噪比平均模拟误差为13.3%,该设备工作稳定可靠,满足使用要求,极大地简化了激光雷达测距机信号处理能力的性能测试。 相似文献