共查询到20条相似文献,搜索用时 93 毫秒
1.
基于IEEE1149.4的混合信号边界扫描测试控制器设计 总被引:3,自引:0,他引:3
简要介绍了IEEE1149.4混合信号测试总线及其特点,并根据该标准定义的测试结构对混合信号电路的测试方法进行研究,设计出符合IEEE1149.4标准的边界扫描控制器及其验证电路,实验结果表明该测试控制器能实现对混合信号电路板的测试,大大提高了混合信号电路板的可观性和可控性. 相似文献
2.
IEEE1149.4测试系统的研究与设计 总被引:1,自引:0,他引:1
分析了符合IEEE1149.4标准IC的工作机制及其对测试系统的功能需求,设计了符合IEEE1149.4标准的测试系统,重点论述了IEEE1149.4测试系统的设计方案。测试系统的仿真和运行表明,该系统具有对系统级、PCB级和芯片级电路进行简单互连测试、差分测试和参数测试等功能,设计方案正确,结构简单。 相似文献
3.
分析了用于模数混合电路的边界扫描测试技术的工作机制对测试主控系统的功能需求,提出了一种基于微机的符合IEEE1149.4标准的混合信号边界扫描测试主控系统。所采用的广义特征分析法利用库函数映射的思想,将传统的各种故障字典进行统一描述。实践证明,该方法对模数混合电路的测试是行之有效的。 相似文献
4.
苏波 《计算机测量与控制》2012,20(11):2870-2872
在深入研究IEEE1149.1及IEEE1149.4标准的基础上,对基于边界扫描的混合信号电路的可测性结构进行了探索;对所设计混合信号电路可测性结构用可编程逻辑器件及外部模拟电路进行硬件的具体实现,构建了验证模块DOT4MBST;同时以DOT4MBST与IEEE1149.4工作组提供的标准验证芯片为核心对同结构的混合信号电路构建了验证电路;最后对验证模块DOT4MBST及验证电路进行了测试验证,测试结果表明,所设计的混合信号电路可测性结构是可行的,并可以应用到混合信号电路中提高电路的可测试性。 相似文献
5.
为推动边界扫描技术在故障诊断领域中的应用,对边界扫描测试技术进行了研究,设计并开发了一种基于VXI总线的边界扫描测试系统;文章介绍了边界扫描的基本结构和测试原理,并重点介绍了开发边界扫描测试系统软件的流程;实验结果表明,开发的边界扫描测试系统能够利用器件的边界扫描描述文件,自动生成测试向量并完成对数字电路的测试以及故障诊断等任务,同时可以对设置的故障进行精确的定位和隔离。 相似文献
6.
边界扫描技术是一种完整的、标准化的可测性设计方法,它提供了对电路板上器件的功能、互连等进行测试的新途径.本设计实现了一种能够自动生成SVF测试图形的边界扫描测试系统,然后利用该系统进行了PCB板级的扫描链完整性测试和芯片互连测试,测试结果分析表明系统可以检测出被测对象的故障类型. 相似文献
7.
8.
基于PCI总线的超大规模集成电路边界扫描测试系统 总被引:1,自引:1,他引:1
采用现场可编程门阵列(FPGA)和PCI9052目标接口芯片,实现了符合PCI总线规范和IEEE1149.1标准的超大规模集成电路边界扫描测试系统,具有对系统级、PCB级和芯片级集成电路进行边界扫描测试的功能,结构简单、速度快、工作可靠。 相似文献
9.
基于边界扫描的混合信号电路可测性结构设计 总被引:1,自引:0,他引:1
在深入研究IEEE1149.1及IEEE1149.4标准的基础上,设计并实现了符合标准的混合信号电路边界扫描可测性结构各组成部分,包括测试访问口控制器、数字边界扫描单元、模拟边界扫描单元、测试总线接口电路及测试寄存器;构建验证电路进行了测试验证。测试结果表明,所设计的混合信号电路可测性结构是可行的,并可以应用到混合信号电路中提高电路的可测试性。 相似文献
10.
本系统将IEEE 1149.1标准测试总线扩展为一个多扫描链的测试总线环境,能够快速对多板进行测试,准确定位故障位置和类型。相对于单一连续扫描链测试系统,支持SJTAG的本系统提高了测试吞吐量,能够隔离系统中某个暂不测试的板并对其余板进行测试访问,整体上提高了测试故障覆盖率,并且能够更精确地定位故障。 相似文献
11.
将边界扫描测试技术应用于远程测试,解决高密度电路系统及复杂测试环境带来的测试问题,可实现仪器设备的远程测试与故障诊断:深入研究了IEEE1149.1边界扫描测试标准,提出了一种基于SPI接口的边界扫描测试控制器设计方案,设计网络接口电路及硬件底层驱动程序,并组建基于网络的边界扫描测试系统硬件平台;对被测电路进行测试验证,测试结果表明,该测试控制器可产生符合IEEE1149.1标准的JTAG测试信号,该测试系统可完成边界扫描的远程测试,硬件结构简洁且使用灵活,有较高的性价比,具有较好的应用前景. 相似文献
12.
存储器具有存储容量大、集成度高以及工作速度快等特点,被广泛应用于现代电路设计中;在电路中,存储器能否正常工作,将直接影响整个系统工作状态是否稳定;为了提高系统的可靠性,对存储器进行可靠性测试是十分必要的;在介绍了存储器电路结构和故障的基础上,对某含有RAM存储器的CPU板进行了基于边界扫描的BIT测试性设计和改造,并对系统中的RAM芯片进行了测试性验证;实验结果表明,改造后的电路系统能够实现RAM自测试功能,且故障定位准确,达到了预期的设计目的,可有效提高系统的可靠性。 相似文献
13.
鉴于工程实践中对边界扫描技术的忽视,分析了它在实际使用中存在的误区,介绍了边界扫描接口的定义及其具体硬件结构,阐述了边界扫描的工作原理。并分析总结了其用于实际测试中的作用与优点,提出了对边界扫描测试进行优化时需要注意的方面,以利于更好地普及应用。 相似文献
14.
鉴于工程实践中对边界扫描技术的忽视,分析了它在实际使用中存在的误区,介绍了边界扫描接口的定义及其具体硬件结构,阐述了边界扫描的工作原理。并分析总结了其用于实际测试中的作用与优点,提出了对边界扫描测试进行优化时需要注意的方面.以利于更好地普及应用。 相似文献
15.
为了将边界扫描技术构架更好地应用于电路可测性设计中,在介绍边界扫描结构、测试基本原理的基础上,提出了运用单片机模拟边界扫描时序,控制被测电路进入相应边界扫描状态的方法;利用模拟开关控制整体扫描链路的转换,同时结合现有CPLD下载电路,完成了被测电路核心逻辑、外围管脚的设置,最后实现了基于IEEE1149.1测试访问门和边界扫描结构标准的边界扫描实验系统;实验系统可以完成IEEE1149.1的所有边界扫描测试,并具有实现简单、操作灵活等特点。 相似文献
16.
针对系统芯片的多内核结构违反边界扫描标准而导致不可测试的问题,IEEE 1149.7标准提出了多片上TAPC结构的测试与调试方法;以该标准为依据,利用QuartusⅡ软件设计在测试与调试系统中具有关键作用的边界扫描测试控制器;重点阐明了多内核系统芯片的调试原理与调试流程、控制器的结构与作用等;仿真结果表明控制器能够产生符合标准的调试信号,具有良好的可行性与有效性,对系统的构建具有积极的意义。 相似文献
17.
数模混合电路的集成度和复杂度不断提高,电路测试的难度越来越大,混合信号边界扫描技术的推出为数模混合电路的测试提供了一种有效解决方案;文章以近年来国内外有关的文献报道为依据,对目前混合信号边界扫描技术的测试规范及测试方法进行系统的归纳,重点对该技术的新应用、新进展和发展动态进行详细介绍;针对混合信号边界扫描技术应用过程中遇到的实际问题提出了急需研究解决的主要关键技术,最后总结了该技术的发展方向和应用前景。 相似文献
18.
以提高复杂电子设备系统级测试能力为目的,在对边界扫描技术进行研究的基础上.论述和总结了基于边界扫描的电子设备系统级测试的硬件结构、测试方案和测试装置,并提出了软件系统的结构设计;同时,按照IEEE1149.5标准的MTM—BUS总线进行了结构设计和功能仿真;实验结果表明,基于边界扫描的系统级测试技术能够广泛应用于现代电子设备,特别是MTM—BUS总线结构具有快速、准确、简单等特点;该研究和设计不仅对复杂电子设备系统级测试技术进行了总结,而且对改善电子设备系统级测试性能具有十分重要的指导意义。 相似文献
19.
当今电子系统多由模数混合电路组成,随着电子技术的飞速发展,混合电路系统的集成度不断增加,其检测问题一直是测试领域的一个难点;针对混合电路系统的测试特点,以IEEE1149.4标准为研究基础,对某系统控制盒电路进行基于边界扫描的BIT(Builit-in Test机内测试)测试性设计和改造,并将改进后的被测系统进行测试性验证;实验结果表明,该电路系统通过74BCT8373与STA400边界扫描芯片的置换和置人,能够实现混合电路的互连测试与参数测试,且测量迅速,故障定位准确,可以有效提高电路系统的测试性. 相似文献
20.
基于边界扫描技术的VLSI芯片互连电路测试研究 总被引:1,自引:2,他引:1
对VLSI芯片互连电路测试过程数学描述模型及测试原理进行了研究,在此基础上提出了一种基于边界扫描技术的VLSI芯片互连电路测试实现方案。以PC机为测试平台的测试实验结果表明:该方案成功地完成了边界扫描机制试验电路扳上互连电路的桥接、S—A—1型、S—A—0型等多种类型故障的检测。 相似文献