首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到19条相似文献,搜索用时 93 毫秒
1.
介绍了以 DSP与 FPGA为核心的 H.2 63的硬件实现电路 ,电路功能主要由图像采集、处理、传输、显示等部分组成。在该硬件系统中 ,主要采用了 TI公司的图像处理 ASIC、高性能浮点运算数字信号处理器 (DSP)tm s3 2 0 c6711,以及 Xlinix公司的 FPGA。其中 ,FPGA实现 ASIC之间的接口电路 ,DSP实现图像数据的 H.2 63编解码。  相似文献   

2.
介绍了以DSP与FPGA为核心的H.263的硬件实现电路,电路功能主要由图像采集、处理、传输、显示等部分组成。在该硬件系统中,主要采用了TI公司的图像处理ASIC、高性能浮点运算数字信号处理器(DSP)tms320c6711,以及Xlinix公司的FPGA。其中,FPGA实现ASIC之间的接口电路,DSP实现图像数据的H.263编解码。  相似文献   

3.
针对四通道时间交叉采样对时钟的严格要求,提出了使用时钟分配器AD9516给四个交叉采样的模数转换器AD9445提供四路在相位上严格相差90°的110 MHz的采样时钟.在介绍AD9516特性的基础上,详细说明了系统设计电路结构,并利用FPGA模拟高速同步串行口(SPI)协议,实现了DSP利用FPGA当作桥接器件和AD9516通信.  相似文献   

4.
邹未  王冰峰 《电子测试》2011,(12):46-49
介绍一种基于FPGA的电压控制测试系统。系统通过FPGA完成和上一级系统的通信,接收命令和数据、转化命令和数据以控制DA和AD的工作,实现对电路的输出电压控制和测试。通过Verilog语言编写逻辑程序,在FPGA中转化数据为串行,输出至DA以对电路施加激励,控制电路输出电压;然后控制AD采样硬件电路输出,并把采样数据转...  相似文献   

5.
大型相控阵雷达信号处理中,雷达前端AD采样板数量较多,AD采样板内FPGA和DSP软件程序需要修改和更新时,需要对每块AD采样板进行程序烧写,增加了系统调试时间和调试复杂度。本文介绍了利用多根光纤将需要更新的FPGA和DSP程序上传至前端AD采样板,在板卡内完成程序烧写,较大程度节省了调试时间和简化了调试复杂度。  相似文献   

6.
大型相控阵雷达信号处理中,雷达前端AD采样板数量较多,AD采样板内FPGA和DSP软件程序需要修改和更新时,需要对每块AD采样板进行程序烧写,增加了系统调试时间和调试复杂度。本文介绍了利用多根光纤将需要更新的FPGA和DSP程序上传至前端AD采样板,在板卡内完成程序烧写,较大程度节省了调试时间和简化了调试复杂度。  相似文献   

7.
信号采样与调理电路是整个DSP数字控制系统的重要组成部分,为了实现系统的实时控制和系统的稳定,主电路中的电压量和电流量需要通过有隔离效果的霍尔进行采集,而霍尔输出信号的幅值范围与DSP的片内AD采样的电压范围不能良好匹配,所以需要通过一系列的电路将霍尔的输出信号调理到DSP的片内AD采样的电压范围之内。文中主要介绍了可再生能源并网变流器中DSP片内AD的信号采样与调理电路的设计方法,仿真和实验结果表明所设计的信号采样与调理电路能满足DSP片内AD采样的电压范围,同样适用于带有片内AD的MCU的信号采集系统。  相似文献   

8.
于强 《信息通信》2012,(1):42-43
介绍了一种中频信号接收与处理电路设计,在研究了中频信号带通采样理论的基础上,设计了一种基于ADC+FPGA+DSP结构框架的中频信号接收与处理电路,对ADC转换器电路、FPGA及外围电路、DSP及其外围电路以及电源模块电路的设计进行了详细介绍。该中频信号接收与处理电路可以实现125MSPS的采样速率,FPGA和DSP的采用为后续信号处理提供了强大的硬件支持。因此,该中频信号接收与处理电路具有较高的实用价值。  相似文献   

9.
基于ADSP-BF533的最小系统设计   总被引:7,自引:0,他引:7  
ADSP-BF533处理器是AD公司生产的Blackfin系列数字信号处理器产品的成员。基于ADSP-BF533的最小系统实现了DSP的基本功能,在科研、教学和工程等领域有着广泛的应用。主要介绍了基于ADSP-BF533的最小系统硬件电路设计方案,包括电源电路、时钟电路、复位电路、存储器扩展电路和JTAG接口电路,并阐述了在电路设计过程中需要注意的事项,为DSP技术的应用提供了一个良好的平台。  相似文献   

10.
介绍了一种通过DSP对非接触式生命参数信号进行采集和处理的系统。论述了该系统的软硬件设计以及预处理电路,通过预处理电路放大生命信号、滤除噪声,由AD7705进行采集,送入DSP进行后续处理。详细阐述了AD和DSP的工作方式、接口电路以及软件实现。通过HK2000Cv2.0脉搏传感器仿真非接触情况下人体心跳信号并进行采集。实验证明,该系统可以成功的检测到人体的心跳信号进行显示并对信号做基本的处理。  相似文献   

11.
在电力电子开关变换器数字化共模噪声抑制系统中,一个重要环节就是共模噪声的评估。由于共模噪声电流振荡频率很高,基于DSP的采样控制很难满足要求。文章提出了用FPGA作为主要器件、以能量为指标的共模噪声评估技术。所提方案中,FPGA可完成对高速AD芯片的采样控制、读取采样值、计算共模电流的噪声能量值并将该值反馈给DSP。DSP也可以通过向FPGA写入控制字和发启动脉冲等方式对噪声电流的采样过程进行宏观层面的控制。  相似文献   

12.
数字射频存储器(DRFM)是先进欺骗式干扰机的核心,现代电子对抗应用对DRFM的要求不仅是瞬时带宽大,还要求其复制精确、控制灵活。文章提出了一种基于正交双通道采样的DRFM结构,并详细描述了实现中的关键设计技术。实现的DRFM瞬时带宽达250MHz,其中利用了高速的FPGA DSP完成对高达500MB/s的数据流进行实时FFT等数字处理。这种DRFM可以实现快速的侦察测量和复杂的干扰调制,具有较宽的适用范围和良好的应用前景。  相似文献   

13.
为了准确获取实时的飞行参数,提出了一种以FPGA为核心的多路数据采集系统设计。描述了系统硬件设计,通过VerilogHDL语言设计有限状态机完成流水采样以及FPGA与DSP数据通信,并用Modelsim对各设计模块进行仿真。实验证明这种设计方法简化了系统的硬件电路复杂性,使整个采集系统具有灵活高效的特点。  相似文献   

14.
孙艳芳  罗丰  尹冬敏 《电子科技》2011,24(4):81-84,99
鉴于FPGA和DSP各自的优势,FPGA+DSP信号处理架构,已成为信号处理系统的常用结构.但目前此结构处理平台功能固定、通用性差,或对平台的介绍缺乏具体实现.文中针对以上两点提出一种通用信号处理系统,该系统不仅将两种处理器的优点集于一身,并且具有很强的通用性,可以应用于不同的雷达系统.最后分别列举了该系统在连续波雷达...  相似文献   

15.
本文阐述了视频α混合IP的设计和实现方法。为了改善电路的性能,在设计中不仅采用了双通道和流水线技术,而且结合FPGA芯片的结构特点,采用了许多针对性的电路,并充分使用了FPGA上的DSP运算模块。此IP性能较高,且具有一定的通用性;它已经在两款FPGA系统中得到了成功应用,这对其它电路设计具有一定的借鉴意义。  相似文献   

16.
基于TS101型DSP链路口的多通道高精度数据采集电路设计   总被引:3,自引:0,他引:3  
介绍一种基于数字信号处理器(DSP)TS101链路口的多通道高精度数据采集电路的设计方法,详细阐述利用多个ADS8361型A/D转换器进行数据采集,并经TS101链路口传输数据的FP-GA和DSP设计实现,讨论如何提高A/D转换精度的问题.  相似文献   

17.
为了解决在模板匹配中精度和速度之间的矛盾,本文结合了DSP便于实现算法和FPGA高速并行运算的优点,提出了一种基于DSP和FPGA协同作用的快速目标跟踪系统,主要在DSP上完成跟踪算法流程控制,在FPGA上实现耗时模块MAD的计算工作,建立两方通信,使该跟踪系统正常工作。将传统的模板匹配算法扩展成为多级模板匹配,并在跟踪算法中加入了抗旋转模板。最后,在Blackfin561系列Visual DSP 和EP3C25系列FPGA组成的系统平台上实现了该算法,并进行了相关的性能测试。实验表明,该系统可以准确、实时地跟踪运动目标,并能够有效地抗目标旋转和尺度变化。  相似文献   

18.
基于多FPGA的SAR成像信号处理机设计   总被引:1,自引:1,他引:0  
吴进 《通信技术》2009,42(7):271-272
文中针对FPGA在数字信号处理领域中一些区别于DSP的优点,以及SAR信号仿真与处理的大运算量、高数据通信量和实时性对成像处理机的可靠性和稳定性等特点,设计开发了一种基于多FPGA的SAR成像信号处理机。详细介绍了系统结构、数据通信方式以及FPGA配置等关键问题。  相似文献   

19.
FPGA在机载雷达信号处理系统中的应用   总被引:2,自引:0,他引:2  
梁慧 《现代雷达》2005,27(2):33-35
介绍了一种基于大规模FPGA及高性能DSP芯片的机载雷达信号处理嵌入式系统的设计方案及设计实现。采用标准的VME总线及基于FPGA内嵌MGT的高速串行互连技术,具有实时性强、集成度高以及软硬件可编程易于系统扩展及重构的特点。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号