首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 78 毫秒
1.
给出了在宽频率范围内稳定高速锁相环74HC4046A输出频率的方法,即合理划分频段,正确选择与各频段相对应的外接电阻参数,提供了尖段划分和电阻参数选择的算式,并给出计算实例。  相似文献   

2.
用AD9850激励的锁相环频率合成器   总被引:3,自引:0,他引:3  
提出了一种DDS和PLL相结合的频率合成方案,介绍了DDS芯片AD9850的基本工作原理、性能特点及引脚功能,给出了以AD9850作为参考信号源的锁相环频率合成器实例,并对该频率合成器的硬件电路和软件编程进行了简要说明。  相似文献   

3.
在通信领域中,频率合成器起着越来越重要的角色,它可以为不同标准的无线收发机提供可编程低噪声的稳定本振信号,其性能可决定整个无线收发系统的性能。本文即是对应用于无线数字通信领域的锁相环式频率合成器系统级设计的研究。本论文结合相关文献,总结出了一套基于ADS-PLL Design Guide软件的可适用于锁相环式频率合成器的系统级设计方法。在所要求的L波段频率范围内(29042984MHz),该设计方法可以快速有效的实现频率合成器的锁定设计,仿真结果显示,对于整个所需频率范围内,采用优化后的二阶环路无源滤波器,环路均能锁定频率输出,锁定时间小于250μs。  相似文献   

4.
调制信号波形任意的直接数字频率合成器的设计   总被引:1,自引:0,他引:1  
本文提出了采用直接数字频率合成技术产生调制信号的新方法,用两个双口存储器分别存储频率调制信号序列和载波信号序列,频率调制信号序列与载波控制字在加法器相加,结果作为相位累加器的频率控制码,相位累加器输出信号对载波波形存储器寻址,经过数/模转换和低通滤波后,实现直接数字频率合成,该方法能产生载波波形和频率任意,调制波形任意的高精度调频信号,整个设计在一片可编程逻辑器件(CPLD)上实现,工作模式由计算机控制。  相似文献   

5.
结合ADI公司的整数型锁相频率合成芯片ADF4360-0的性能特点以及锁相环频率合成器的原理,设计基于ADF4360-0的频率合成器,重点给出设计的关键参数.本方案可用于众多应用场合.  相似文献   

6.
本文介绍了一种用低速存储器件实现高速存储系统的设计思想和实现方法,并且讨论了总线分时复用的详细过程。  相似文献   

7.
用PC声卡采集超低频信号的方法   总被引:1,自引:0,他引:1  
本文介绍了在把超低频信号输入PC声卡之前,在PC外部对超低频信号的处理方法、软件实现已调信号的解调和滤波的原理和方法,并给出了实现数字滤波器的部分C语言源程序。该方法具有成本低、多通道工作实时性好的特点,具有实用价值。  相似文献   

8.
本文主要介绍了AT89C51单片机与MAX111芯片的硬件及程序设计,该设计已经应用在《微压力电子风压表》的检测的系统中。  相似文献   

9.
陈亿  袁安民 《微计算机信息》2008,24(14):293-295
在无人机着陆系统中需要一种高频稳度的频率合成器,本文基于集成锁相环PE3240芯片设计了一种具有高频低相位噪声性能的频率合成器,并对影响相位噪声的因素进行了分析,电路测试结果表明设计达到了预期要求.  相似文献   

10.
用ICL7107制作数字表的几个技巧   总被引:1,自引:0,他引:1  
ICL7107是美国英特西尔公司产品,是专为驱动LED数码管设计的31/2双积分式A/D转换器,采用双列直L插40引脚封装,外围元件少,由它制作的数字表具有线路简单、工作可靠、性能稳定以及成本低等特点,可广泛应用于电压、电流、温度、压力等各种测量场合。  相似文献   

11.
本文进行了基于小数分频技术的频率合成器的研究与设计.首先分析小教分频锁相的工作原理,随后设定了设计指标,进行控制部分设计、环路滤波器设计、压控振荡器的设计,从而实现基于小数分频技术的频率合成器.并通过测试,其性能指标已达到设计要求.  相似文献   

12.
本文分析锁相环(PLL)频率合成器的基本原理,并简单地介绍了ADI公司的集成锁相环芯片ADF4108的结构和性能。然后基于ADF4108芯片设计出一种频率合成器的方案,在该方案中,包含了环路滤波器的设计。通过ADIsimPLL3.1软件仿真,结果显示其相位噪声到达-99.27dBc@10kHz,并且系统工作稳定。  相似文献   

13.
本文利用传统的锁相环结构,创造性地引入了一种电流控制振荡器YTO,代替了传统的电压控制振荡器VCO,成功地克服了VCO的宽带相位噪声不好的缺点,通过电压一电流转换技术,设计并实现了高分辨率、宽带的频率合成器。  相似文献   

14.
基于MC12210的频率合成器系统设计   总被引:4,自引:4,他引:0  
为了使信道在多频点通信时拥有高稳定、易调整的频率源,基于MC12210串行数字锁相频率合成器芯片合成了一种可设置100个频点的主振源;给出了系统硬件及软件的实现法,着重介绍了通过单片机控制设置分频比;经过具体的软硬件调试,结果表明,主振源设计方法正确,达到了各项指标要求,其在变频方面简单合理,使用灵活方便,具有很强的实用性。  相似文献   

15.
差分跳频技术以其跳速高、抗干扰能力强等特点,是今后短波跳频通信的发展方向。本文主要介绍一种差分跳频系统中的频率合成器设计方案,选用直接数字频率源DDS芯片AD9854作为核心器件,采用DSP芯片TMS320VC5402控制DDS的方式输出发射频率。实际测试结果表明:频率转换速率快,波形质量好。  相似文献   

16.
针对传统跳频通信系统跳频器的频率转换速度慢、分辨率低等不足,设计了基于现代数字信号处理和直接数字频率合成技术的高性能跳频器,采用高速数字信号处理器(DSP)和直接数字频率合成器(DDS)来完成跳频器的功能,以m序列为跳频序列;DSP采用TI公司的TMS320VC5402,它一方面作为DDS芯片的控制器,控制DDS芯片的工作;另一方面产生m序列;DDS芯片采用ADI公司的AD9852,它在DSP的控制下完成频率合成,同时还可以实现数字调制;跳频信号输出后经测试系统进行检测,输出幅度随频率变化的阶梯波,以此来测试系统输出跳频信号的性能.  相似文献   

17.
基于FPGA的直接数字频率合成器设计与实现   总被引:6,自引:1,他引:5  
介绍了直接数字频率合成器的基本组成及设计原理,并对各组成部分进行了理论分析,给出了基于FPGA的具体设计方案及实现方法.仿真结果表明,该设计简单合理,使用灵活方便,具有良好的性价比,可应用于各种数字接收系统.  相似文献   

18.
设计并实现了一种L波段的锁相环频率合成器.采用集成芯片PE3236,分析了PE3236和频率合成器的特性,分析了电路结构,计算并确定了各个部件的参数,完成了硬件电路的设计.测试结果表明能够合成需要的频率,频率合成器环路工作稳定,并且可以根据需要改变频率,表明了设计的正确性.  相似文献   

19.
本文介绍了PLL合成时钟源的原理,介绍了MC12429的结构,设计出了高频时钟源电路图.测试结果表明本设计的输出信号质量好.该信号源结构简单,广泛用于通信、仪器仪表、自动控制等领域.  相似文献   

20.
针对雷达回波模拟系统的需要,选取具有数字接口、高度集成的DDS电路,实现了200MHz~250 MHz带宽内输出频率数控可变,系统跳频速度高于200 000跳/秒,频率分辨率小于3Hz,输出信号杂散优于70dBc,数据传输速率快,体积约50mm×80mm×30mm;给出了跳频源硬件电路和软件程序的具体设计方法,经过实际测试,验证了该电路便于数字控制,体积小、成本低,输出信号实现了低杂散、快跳变、误差小、频率分辨率高,系统整体性能优异。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号