首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到17条相似文献,搜索用时 78 毫秒
1.
曾健平  邹韦华  易峰  田涛 《半导体技术》2007,32(11):984-987
提出一种采用0.25 μm CMOS工艺的低功耗、高电源抑制比、低温度系数的带隙基准电压源(BGR)设计.设计中,采用了共源共栅电流镜结构,运放的输出作为驱动的同时也作为自身电流源的驱动,并且实现了与绝对温度成正比(PTAT)温度补偿.使用Hspice对其进行仿真,在中芯国际标准0.25 μm CMOS工艺下,当温度变化范围在-25~125℃和电源电压变化范围为4.5~5.5 V时,输出基准电压具有9.3×10-6 V/℃的温度特性,Vref摆动小于0.12 mV,在低频时具有85 dB以上的电源电压抑制比(PSRR),整个电路消耗电源电流仅为20μA.  相似文献   

2.
设计了一种基于反馈电路的基准电压电路。通过正、负两路反馈使输出基准电压获得了高交流电源抑制比(PSRR),为后续电路提供了稳定的电压。采用NPN型三极管,有效消除了运放失调电压对带隙基准电压精度产生的影响,并对电路进行温度补偿,大大减小了温漂。整个电路采用0.35μm CMOS工艺实现,通过spectre仿真软件在室温27℃、工作电压为4 V的条件下进行仿真,带隙基准的输出电压为1.28 V,静态电流为2μA,在-20~80℃范围内其温度系数约为18.9×10-6/℃,交流PSRR约为-107 dB。  相似文献   

3.
设计了一种具有良好稳定性和高精度的带隙基准电压源电路。通过启动电路和提高电源抑制比电路的加入,使得带隙基准电压具有较高的电源电压抑制比和较小的温度系数。HSPICE仿真结果表明,在电源电压V_(DD)=3.3V时,在-55℃~125℃的温度范围内,电路得到一个温度系数仅为17×10~(-6)/℃,电源抑制比(PSRR)为79dB的带隙基准电压输出。  相似文献   

4.
一种高电源抑制比带隙基准源   总被引:1,自引:0,他引:1  
介绍一种基于UMC0.6μmBCD工艺的低温漂高PSRR带隙电路。采用Brokaw带隙基准核结构,针对温度补偿和PSRR问题,通过改进的线性曲率补偿技术,对温度进行补偿;并利用零点技术提高电路的整体PSRR。HSPICE仿真分析表明:电路具有很好的高低频PSRR,在-40℃到125℃的温度范围内引入温度补偿后,温度系数降为3.7×10-6/℃。当电源电压从2.5V变化到5.5V时,带隙基准的输出电压变化约为670μV,最低工作电压仅为2.2V。  相似文献   

5.
高电源抑制比和高阶曲率补偿带隙电压基准源   总被引:1,自引:0,他引:1  
基于分段线性补偿原理,提出了一种新的带隙基准源高阶曲率补偿方法,使电压基准源的温度特性曲线在整个工作温度范围内具有多个极值,显著提高了电压基准源的精度.采用0.5μm CMOS工艺模型进行仿真.结果表明,在-40℃~135℃的温度范围内,电压基准源的温度系数为5.8×107/℃.设计了具有提高电源抑制比功能的误差放大器,在5V电源电压下,电压基准源的电源抑制比在低频时为-95.4dB,在1kHz时为-92.4dB.  相似文献   

6.
提出一种采用Bi CMOS工艺的低功耗、高电源抑制比、低温度系数的带隙基准电压源(BGR)设计。该模块基本原理是利用具有正温度系数的热电压VT和具有负温度系数的双极型晶体管VBE叠加产生与温度和电源电压无关的基准电压VREF。该设计中带隙基准电压在25℃时,为1.242 V左右。温度从-40~120℃变化时,带隙基准电压变化10 m V,可以计算出温度系数为60×10-6℃-1。  相似文献   

7.
一种高电源抑制比CMOS能隙基准电压源   总被引:6,自引:3,他引:6  
介绍了一个采用0.6μm数字CMOS工艺制作的能隙基准电压源电路,该电路具有小的硅片面积(0.06mm2)、高电源抑制比和较低温度系数。在该电路应用于高精度电路的偏置系统时,还可增加改善输出偏置电流温度系数的电路。  相似文献   

8.
9.
一种具有高电源抑制比的低功耗CMOS带隙基准电压源   总被引:7,自引:5,他引:7  
汪宁  魏同立 《微电子学》2004,34(3):330-333
文章设计了一种适用于CMOS工艺的带隙基准电压源电路,该电路采用工作在亚阈值区的电路结构,并采用高增益反馈回路,使其具有低功耗、低电压、高电源电压抑制比和较低温度系数等特点。  相似文献   

10.
刘韬  徐志伟 《微电子学》1999,29(2):128-131,140
介绍了一个采用0.6μm数字CMOS工艺制作的能隙基准电压源电路,该电路具有小的硅片面积(0.06mm^2)、高电源抑制比和较低温度系数。在该电路应用于高精度电路的偏置系统时,还可增加改善输出偏置电流温度系数的电路。  相似文献   

11.
一种高精密CMOS带隙基准源   总被引:5,自引:1,他引:5  
王彦  韩益锋  李联  郑增钰 《微电子学》2003,33(3):255-258,261
设计了一个与n阱工艺兼容的高精密CMOS带隙基准电压源电路。该电路实现了一阶PTAT温度补偿,并具有好的电源抑制比。SPICE模拟和测试结果表明,其电源抑制比可达到60dB,在20—70℃范围内精度可达到60ppm/℃。  相似文献   

12.
提出了一种新型电流模式的带隙基准电压源结构,与传统带隙基准源不同,通过电流模式高阶曲率补偿技术,消除了高阶温度系数对基准电压的影响,得到一个与温度相关性较小的基准电压.电路采用Chartered 0.35μm工艺进行设计,仿真验证结果表明,在-40℃~125℃温度范围内,温度系数为7.25×10-6/℃,基准电压平均值为1.114 V,电源抑制比为-89.28 dB.  相似文献   

13.
孙大开  李斌桥  徐江涛  李晓晨 《微电子学》2012,42(4):531-533,550
描述了一个具有高电源抑制比和低温度系数的带隙基准电压源电路。基于1阶零温度系数点可调节的结构,通过对不同零温度系数点带隙电压的转换实现低温度系数,并采用了电源波动抑制电路。采用SMIC 0.18μm CMOS工艺,经过Cadence Spectre仿真验证,在-20℃~100℃温度范围内,电压变化范围小于0.5mV,温度系数不超过7×10-6/℃。低频下的电源抑制比为-107dB,在10kHz下,电源抑制比可达到-90dB。整个电路在供电电压大于2.3V时可以实现正常启动,在3.3V电源供电下,电路的功耗约为1.05mW。  相似文献   

14.
基于CSMC 0.5μm CMOS工艺,设计了一种具有低温度系数、带2阶补偿的带隙基准电压源.在传统放大器反馈结构带隙基准源的基础上,利用MOS器件的“饱和电流与过驱动电压成平方关系”产生2阶补偿量,对传统的带隙基准进行高阶补偿.具有电路实现简单,容易添加到传统带隙基准电路的优点.仿真结果表明,设计的基准电压源在5V电源电压下功耗为860 μW,最低工作电压为1.24 V,在-50℃~125℃的温度范围内获得了1.42×10-5/℃的温度系数,低频时的电源抑制比达到-86.3 dB.  相似文献   

15.
设计了一种高电源抑制比(PSRR)、低温漂的无电阻带隙基准源。在传统无电阻带隙基准电压源的基础上引入反馈环路,实现了对电压的箝制,减小了沟道长度调制效应和失调电压,提高了带隙基准源的PSRR。引入正温度补偿电路,减小了带隙基准源的温度系数。采用TSMC 0.18 μm CMOS工艺对电路进行了仿真。结果表明,在3 V工作电压下,在低频下带隙基准源的PSRR为-65 dB,在-25 ℃~125 ℃温度范围内的温度系数为3.72×10-5/℃。  相似文献   

16.
曲率补偿基准源设计及其电源噪声抑制分析   总被引:1,自引:0,他引:1  
基于传统基准源的研究和分析,利用低压差调整器的原理和结构,通过插入失调电压对基准进行曲率补偿,得到一种新型曲率补偿CMOS带隙基准电压源.对基准源的低频电源噪声抑制和系统稳定性进行了推导和分析.测试结果表明,在20~100 ℃的温度范围内,基准电压在1.31235~1.31241 V,温度系数约为1 ppm/℃,低频下PSRR提高到90 dB;电路功耗为2.18 mW,版图面积为0.09 mm2.  相似文献   

17.
基于SMIC 0.18 μm CMOS工艺,设计了一款低温漂高PSRR的带隙基准电压源。采用全新的曲率补偿电路架构,使输出基准电压源具有超低温漂系数。采用共源共栅电流镜带负反馈的结构,提高了核心电路的PSRR。利用Cadence Spectre EDA软件对电路进行设计和仿真,结果表明,在-40 ℃~100 ℃温度范围内,电路的温漂系数仅为1.8×10-6/℃,电压变化范围小于0.3 mV,在1.85~5 V的宽电压范围内均能正常工作,电源抑制比在低频时高达-111 dB,在1 kHz时也达到-98.07 dB,功耗仅为23.7 μW,非常适合于高性能系统集成应用。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号