共查询到20条相似文献,搜索用时 31 毫秒
1.
(上接第01期) 6 MPEG-2音频解码器 (1)概况 音频解码器应完全符合在卫星及有线广播应用中使用的MPEG-2系统标准,视频及音频的DVB实施遵循ETR 154. 相似文献
2.
(1)概况 音频解码器应完全符合在卫星及有线广播应用中使用的MPEG-2系统标准,视频及音频的DVB实施遵循ETR154。 相似文献
3.
视频和音频编码完成后,需要通过传送部分把数据送给解码器。MPEG-2和MPEG-4在数据传送方面有些相似性: 相似文献
4.
本文分析了理想的MPEG-2信源解码器中视频、音频同步实现的关键,给出了实际的解码器中实现视频、音频同步会遇到的问题和解决的方法。实践证明,这些方法是有效的,已用于我们的MPEG-2信源解码器中。 相似文献
5.
Bill Travis 《电子设计技术》1996,(9)
集成化的MPEG-2解码器自处理音频和视频信号,尤其在全动画视频应用方面更具有超高性能。MPEG-2具备这种能力,右以助您进军一些对视频质量要求极高的精尖用途,其中包括数字电视、数字视盘播放和数字广播系统(DBS) 相似文献
6.
7.
8.
作为新一代的音频编码国际标准,先进音频编码(AAC)提供了良好的压缩性能,具有广阔的发展和应用前景。但是由于AAC标准给出的算法比较复杂,按照标准算法进行测试时发现其并不能满足实时解码的要求,因此,必须对标准算法进行优化以达到实时解码的要求。在叙述了MPEG-2 AAC解码器的模块组成和原理的基础上,针对各个模块的特点采用优化算法,对MPEG-2 AAC解码器的部分模块进行了优化设计,较大程度地提高了解码速度。 相似文献
9.
以PC机为硬件平台对MPEG-2的音频解码算法进行优化,实现MPEG-2全软件的系统、视频、音频3个部分实时解码。在IDCT和IMDCT中应用了新的快速算法;结合PC机本身的特点及解码过程中有大量的乘加运算采用SIMD(single—instruction multiple—data)来对程序优化,并在实际运算中也对数据结构进行了优化。通过以上的优化使MPEG-2层Ⅱ解码的运算量减少了40%以上,在奔腾3/450计算机上只占用不到5%的系统资源。这些优化算法已经应用于奔腾3/800为硬件平台的MPEG-2实时解码器中。 相似文献
10.
11.
12.
SC2000是LSILogic公司最新推出的新一代STB(Set-Top Box,机顶盒)单芯片源解码器。作为针对STB的Integra~(R)2000整合平台,SC2000集DVB传输、MPEG-2解码、2D图形发生器、多标准视频编码器、音频DAC及TinyRISK~(TM) MIPS CPU等功能于一身,功能强大,是成本最优化的单芯片解决方案。该解码器采用最优化内部结构,支持多种广播需求,具有先进的性能特性, 相似文献
13.
(上接第14期) 数字电视机顶盒的主要功能就是将接收下来的数字电视信号转换为模拟电视信号,使用户利用模拟电视机就能收看数字电视节目.经过一体化调谐解调器解调后输出的TS码流是一种包含视频、音频和数据信息的多路节目数据流,按MPEG-2标准复接而成.因此,在解码前,要先对TS码流进行解复用,根据所要收视节目的包识别符(PID))提取出相应的视频、音频和数据,恢复符合MPEG-2标准的打包节目基本流(PES),然后进行MPEG-2解码.PES数据包送到MPEG-2解码器芯片解压缩,生成符合CCIR601格式的视频数据流和符合PCM格式的音频数据流,分别送到视频编码器和音频DAC(数模转换器),再按一定电视制式(PAL或NTSC)生成模拟电视信号,供电视机接收. 相似文献
14.
介绍了MPEG-4 AACplus v2解码器的基本原理和MIPS平台HTK HSB1101的原理与应用,给出了MPEG-4 AACplus v2解码器在MIPS平台HTK HSB1101上的实现方案。在保证解码质量和实时解码要求的情况下,结合HTKHSB1101平台的特性,对解码器在软件代码和处理器方面进行了优化。实验结果表明,与标准算法相比,该解码器在确保音频解码质量的同时,提高了解码速度,满足了解码实时性要求,也为视频解码和其他应用提供了足够的处理空间。 相似文献
15.
按照活动图象压缩扩展技术的国际标准规则(MPEG),日立公司目前已成功地开发了型号为HD814110KF的MPEG-1图象声音数据单片解码系统,HD814110KF将MPEG的系统解码器、视频解码器和音频解码器集成为一个芯片,特别是它内藏CD-G解码器与VCD 2.0版本相对应的应用软件等。另外为了减少外围器件,HD814110KF内藏CD-ROM解码器,由于有以上特点,在构成MPEG-1解码器系统时,可简化大约90%以上的处理软件,同时减少了大约50%的外围器件。 相似文献
16.
17.
18.
19.
20.
三、系统结构与工作原理参考图1,组合的解码器/编码器的系统结构是以MPEG-2解码器(Decoder)为主体,辅以编码器(Encoder)和ASI串行化器(Serializer),构成ASI串行传输及其他必要的适配接口。它的多种工作模式是通过调谐器、输入/输出接口、CAM解密模块与解码器/编码器等单元组件经复式组合所构成,理论上可以认为系统至少能够提供24种工作模式(参考表1)。主芯片MPEG-2解码器是采用美国 相似文献