共查询到19条相似文献,搜索用时 171 毫秒
1.
基于TW2824的视频监视及OSD叠加 总被引:2,自引:0,他引:2
在实际应用中,有对多路摄像信号采集并在一个显示设备中分割区域显示多幅图像及添加相应OSD字符信息的需要,TW2824是一款强大的视频控制器。以采集2路全电视信号为例,详细叙述由单片机控制,运用TW2824采集2路视频信号,经内部视频控制分割显示到1块液晶屏中的原理过程。详细叙述利用TW2824支持的OSD覆盖技术,在视频层上添加中英文字符OSD覆盖的原理过程。最终实现在一个液晶屏上监视显示2个模拟视频源信号,并叠加相应的中英文字符信息。 相似文献
2.
3.
4.
5.
汤伟康 《信息技术与标准化》2014,(4):70-73
介绍一种以视频芯片MTV230为核心的电视软件系统OSD模块的设计。通过该模块的设计来控制视频解码芯片、声音处理芯片、Video视频信号逐行处理芯片、行场扫描芯片和视频信号预视放芯片,以及遥控信号的处理和数据的相关存储。作为整个系统的核心控制器件,MTV230内部的MCU通过I2C总线控制各个部件与模块,使软件程序采用统一架构描述各种控制信息,使代码更加简洁,运行更稳定。 相似文献
6.
7.
为解决传统可视倒车雷达视频字符叠加器结构复杂,可靠性差,成本高昂等问题,在可视倒车雷达设计中采用视频字符发生器芯片MAX7456.该芯片集成了所有用于产生用户定义OSD,并将其插入视频信号中所需的全部功能,仅需少量的外围阻容元件即可正常工作.给出了以MAX7456为核心的可视倒车雷达的软、硬件实现方案及设计实例.该方案具有电路结构简单、价格低廉、符合人体视觉习惯的特点.经实际装车测试,按该方案设计的可视倒车雷达视场清晰、提示字符醒目、工作可靠,可有效降低驾驶员倒车时的工作强度、减少倒车事故的发生. 相似文献
8.
分析了视频字符叠加系统在电磁干扰严重时会出现视频叠加的字符信息丢失和不响应字符叠加命令的原因。给出了相同硬件电路情况下,利用SST89E58RD2的内部模块来解决单片机程序跑飞和字符叠加芯片复位所造成的叠加字符丢失和程序跑飞问题的实现方法。 相似文献
9.
10.
陈腾 《电子技术与软件工程》2020,(4):105-106
本文以FreescaleCortex-A9架构的i.MX6Q芯片为核心,构建了一套内嵌GPU的实时字符及视频显示系统。该嵌入式平台采用Linux操作系统,基于四核ARM进行多线程程序设计及任务调度;采用开源的SKIA作为2D图形绘制接口,实现多种绘图效果及字符处理;使用i.MX6Q内嵌GPU实现图像旋转、缩放、平移功能;使用OpenGL ES 2.0对图像进行网格划分并分别进行纹理贴图而实现畸变校正;通过PCIE接收绘图指令,将绘制的2D图形和外视频进行叠加,并通过识别两种显示模式将叠加或不叠加的视频进行两路输出显示。设计结果表明,该系统显示性能良好,能够满足实时字符及视频显示需求,在很多显示成像工程领域中尤其是小型化、低功耗的应用需求中具有较好的应用价值,如平视显示器、头戴显示器、视景增强系统、增强现实系统等。 相似文献
11.
本文针对中低端液晶显示系统,设计了一种基于改进型存储结构的字符型数字在屏显示(OSD)发生器。采用三行三列的邻域运算生成字符边框,改进了现有字符发生器的存储结构,可以在一个时钟周期内同时读取三行字符点阵数据,产生字符边框,避免在芯片内部使用多个时钟,降低芯片设计复杂性。该设计经过FPGA验证和流片测试,工作稳定可靠,已经成功应用于便携式液晶显示DVD播放机和数码相框。 相似文献
12.
Zhang K. Bhattacharya U. Zhanping Chen Hamzaoglu F. Murray D. Vallepalli N. Yih Wang Zheng B. Bohr M. 《Solid-State Circuits, IEEE Journal of》2005,40(4):895-901
A 70-Mb SRAM is designed and fabricated on a 65-nm CMOS technology. It features a 0.57-/spl mu/m/sup 2/ 6T SRAM cell with large noise margin down to 0.7 V for low-voltage operation. The fully synchronized subarray contains an integrated leakage reduction scheme with dynamically controlled sleep transistor. SRAM virtual ground in standby is controlled by programmable bias transistors to achieve good voltage control with fine granularity under process skew. It also has a built-in programmable defect "screen" circuit for high volume manufacturing. The measurements showed that the SRAM leakage can be reduced by 3-5/spl times/ while maintaining the integrity of stored data. 相似文献
13.
14.
15.
为了将PC机输出的VGA视频信号转换成适合普通电视标准的电视信号,设计了一款基于VX1937数字视频处理器的VGA/TV转换器。该系统根据VGA信号的刷新频率对一帧VGA运行扫描视频信号进行A/D采样,并经过缓冲、箝位,缓存在外部SDRAM中,经奇偶场重组和场内的数据插值处理后,在输出端经过D/A转换器转换为模拟视频信号。与传统的转换器相比.该系统支持多种分辨率,具有内建OSD功能。该系统具有无需软件支持、运行可靠、操作简单等特点。在飞机座舱VGA/TV转换器的设计实验中获得了质量较好的PAL制式标准电视视频信号。实验证明.该系统最高可将1024×768(60Hz)的真彩色逐行图像转换成NTSC或者PAL制式的视频信号,具有较高的应用价值. 相似文献
16.
17.
设计实现了基于TMS320DM365多数据采集传输系统的后端管理服务平台;概述多数据采集系统的总体构架,详细介绍后台系统中前端设备配置、音视频解码、中文字符叠加(OSD)、视频分析等功能模块的设计实现.经测试,该平台性能稳定,满足对环境综合监测的基本要求. 相似文献
18.
A single-chip CIF 30-Hz, H261, H263, and H263+ videoencoder/decoder with embedded display controller
Harrand M. Sanches J. Bellon A. Bulone J. Tournier A. Deygas O. Herluison J.-C. Doise D. Berrebi E. 《Solid-State Circuits, IEEE Journal of》1999,34(11):1627-1633
A single-chip video codec with embedded display controller for videotelephony applications is described. It encodes and decodes simultaneously up to 30 CIF pictures per second according to video-conferencing recommendations H261, H263 (all five options), and H263+ (six additional options). The die area is 132 mm2 in a 0.35-μm technology, and the power consumption is 1.4 W. The chip uses a distributed dedicated multiprocessor architecture; where computation-intensive functions are done by dedicated hardware, and where picture quality or standard dependent parts are done in software on dedicated programmable processors. Main architectural choices are discussed, and emphasis is put on hardware/software partitioning and codesign 相似文献