共查询到20条相似文献,搜索用时 82 毫秒
1.
移动通信的发展日新月异,从模拟到数字,从第一代至第二代,从800MHz到1800MHz,前后不到20年,现在开始讨论第三代的规范了。移动通信的调制格式不断翻新,复杂程度增加,载波频率也提高,集成电路的测试费用更飚升,降低测试费用就成为当务之急,节约的办法当然包括延长测试仪器的使用寿命,例如升级和改造。测试离不开信号激励源,许多在模拟电路测试中起着重要作用而在数字测试中闲置的射频信号发生器,包括频率合成器,由于调制方式不再适于移动数字产品的测试,实在是一种浪费。现在IRF公司开发一种向 相似文献
2.
3.
许碧荣 《中国电子科学研究院学报》2006,1(5):468-471
在DDS原理的基础上详细阐述了应用Altera公司推出的DSP Builder和QuartusⅡ软件,采用FPGA实现产生正弦波、三角波和方波的多波形信号源的设计,经验证此设计可行、有效。 相似文献
4.
5.
6.
7.
8.
王尚博 《电子元器件与信息技术》2021,(12):176-177
在电动机的定子绕组中,永磁交流伺服电机主要是由转子、端盖及定子等各部件组成的.而永磁交流伺服电机的运行性能,一直以来都是系统设计者最关心的技术问题之一.本文以永磁交流伺服系统为研究方向,以系统的软件设计为目标,首先简述了系统的基本原理及概念,然后分析了永磁交流伺服系统主程序模块设计,最后采用MATLAB工具进行全数字永... 相似文献
9.
10.
介绍了基于LPC2132为主控芯片的数字信号发生器的设计方法,分别采用直接数字频率合成(DDS)芯片和可编程逻辑器件(CPLD)产生正弦波、方波和三角波,并设计了模拟信号放大与增益控制电路。通过键盘可方便的切换不同信号,实现了波形稳定、精度较高、幅频在规定范内可调的新型数字信号源。 相似文献
11.
为了实现信号源的小型化,便携性,采用DSP芯片TMS320LF2407A利用具有脉宽调制(PWM)功能的引脚,根据芯片资料中控制信号的数学关系式和时钟关系,编程实现输出3路同步时钟控制信号CLOCK,DATA,LE控制AD公司频率合成芯片ADF4156的方法来控制微波信号源的点频扫频等动作。做了示波器测试控制信号,频谱仪测试信号源实验,可以清晰地看到控制信号在时域上的对应关系以及频谱仪中所设置频率信号的功率以及信号在整个频段的移动过程。结果表明输出的控制信号能够精确地使信号源实现点频和扫频功能,具有控制时钟,扫频速度可调,按键控制灵活的特点。 相似文献
12.
13.
随着现代数字信号处理技术的发展,数字助听器已经基本成为助听器的主流.在综合考虑助听器实时性及功耗,大小等诸多要求后,提出利用麦克风阵列改善助听器听觉效果,设计了基于麦克风阵列的数字助听器系统开发平台.平台以DSP芯片TMS320C6747为核心CPU,TLV320A1C32为音频AD采样芯片.在该平台上,对声源定位算法... 相似文献
14.
利用ADSP BF533 DSP处理器设计了一种二维声源定向系统。系统基于声波到达时间差技术,采用相位匹配算法,对两个传声器采集的声音信号进行分析。通过算法仿真验证了算法的可行性和准确性,并将算法在DSP上实现。 相似文献
15.
赵丽 《电气电子教学学报》2012,34(1):38-39,107
备用电源自动投入装置是当工作电源因故障或其他缘故被断开后,能迅速自动地将备用电源或其他工作电源投入工作,使工作电源被断开的用户不至于停电的一种自动装置。本装置选择了DSP+ARM的设计方案,前台管理终端完成人机交互、数据存储等功能,测量终端实现数据的采集、故障的判断和动作的出口。 相似文献
16.
17.
本文提出了一种基于TMS320TMS320C6415的数字电视信源解码器硬件系统.该硬件系统解决了传送流输入、视频显示和音频播放的硬件实现,还通过硬件手段较好地解决了系统高数据吞吐率的问题. 相似文献
18.
数字信号处理器(DSP)在脉冲压缩中的应用研究 总被引:1,自引:0,他引:1
讨论数字信号处理器在雷达脉冲压技术中的应用。在分析雷达数字脉冲压缩技术的基础上,分别给出通用DSP和专用DSP实现脉冲压缩系统的方案。讨论这两种方案中DSP的应用结构及其优缺点,并给出脉压系统选用DSP的依据,并介绍目前可以应用于雷达冲压压缩系统的通用及专用DSP芯片。 相似文献
19.
给出了利用Matlab与DSP技术相结合的语音信号FIR滤波的软件、硬件实现方法。分析了FIR滤波器的特性,给出了FIR滤波器的Matlab仿真,介绍了在DSP硬件系统中的实现过程,实现了对语音信号的FIR滤波处理。 相似文献
20.
逻辑分析仪主要功能是分析测量数字系统的逻辑波形和逻辑关系。该设计采用了一个DSP芯片对8路数字信号进行高速采样,一个CPLD芯片控制示波器接口电路,以及一个双口RAM协调DSP和CPLD之间数据传输。逻辑信号按照预先设计的触发条件在特定时间段内采集。在CPLD里设计了一个具有28个状态的状态机来实现数据通道显示、时间线显示和触发位置显示。8路数字信号同时在示波器显示屏上显示,可以让用户比较直观地分析8路数字信号的相对关系。该设计最高可采集的数字信号在1MHz左右,允许设置1~3级的触发条件,并可以进一步扩展功能,非常适合数字系统实验和数字电路设计的需要。详细分析和介绍了该系统的软硬件设计和实现。 相似文献