共查询到20条相似文献,搜索用时 78 毫秒
1.
基于DSP和FPGA的CCD图像采集系统设计与实现 总被引:2,自引:0,他引:2
为了实现导弹武器瞄准自动化,本文设计了基于DSP和FPGA的高速高精确度双通道CCD图像采集系统,采用QuartusⅡ在Altera的FPGA器件CycloneⅡ上设计了CCD驱动时序电路,采用PSPICE设计了可以满足帧转移面阵CCD各项驱动要求的CCD驱动电路.设计中采用FPGA构造FIFO,可根据不同的应用场合对FPGA编程以满足设计要求,因此灵活性较大,并采用了EDMA传输,使得该方案更适于在实时性要求较高的高速图像采集系统中应用.实验表明,系统具有抗干扰强、可靠性高、失码率低等优点,是一种较好的高速、高精度图像采集方案,可以满足导弹武器瞄准的自动化要求. 相似文献
2.
3.
基于FPGA的图像采集与存储系统的设计 总被引:2,自引:0,他引:2
主要阐述了一种基于FPGA的图像采集与存储方案。首先对系统的整体结构和工作原理进行了简要介绍,然后又针对采集和存储的具体实现进行了详细阐述,并给出了CMOS时序产生模块、存储器选择模块和存储器地址产生模块的仿真结果。 相似文献
4.
基于CPLD的实时图像采集系统的设计和实现 总被引:1,自引:0,他引:1
文章介绍了一种基于CPLD和CMOS图像传感器的图像信息采集系统.在CMOS图像传感器的输出时序信号配合下,CPLD将图像数据采集到数据存储区.数据缓冲区采用双存储区的方案,使系统在采集图像的同时可以处理前一帧图像数据,提高了图像采集和处理的效率. 相似文献
5.
本文详细介绍了以Altera公司SOPC芯片EP1C6Q240C8为主体的实时图像采集系统,分析了硬件结构及工作原理。系统采用Philips公司生产的视频转换芯片SAA7111及PCI总线接口芯片PCI9052,应用Verilog HDL编程实现其整个控制过程。该系统具有速度快、通用性好、成本低等优点。 相似文献
6.
基于FPGA的高分辨率雷达图像采集系统 总被引:1,自引:0,他引:1
提出了一种高分辨率雷达图像采集系统的实现方法,着重讲述了雷达信号的采集,大容量图像数据的传输控制、预处理、数据的缓存,以及通过PCI接口与PC机的通讯。系统中采用高速A/D采样芯片和FPGA,满足了高分辨率采样的要求,提高了系统的稳定性,简化了电路的复杂性,缩短了设计周期,并有效控制了成本。 相似文献
7.
本图像采集系统采用高灵敏线阵CCD传感器,以DSP芯片TMS320F2812作为图像处理器,能迅速采集现场信息送回处理器作出相应处理。 相似文献
8.
9.
构建了一个基于ARM9处理器S3C2410的图像数据采集系统,阐述了系统的硬件架构和基于ARM-Linux系统下的数字图像的采集软件系统,包括摄像头驱动、图像截取、存储和显示等。系统在实际中取得了良好的效果。 相似文献
10.
11.
12.
13.
14.
基于分布式算法的数字滤波器设计 总被引:8,自引:1,他引:7
本文对基于分布式算法的FIR数字滤波器设计进行了研究.在完成了以FPGA和单片机为核心的硬件设计的基础上,将分布式FIR算法应用于FIR滤波器设计,实现了16阶FIR滤波器的设计和凋试,并对算法进行优化使其能够设计更高阶次的滤波器.南于FIR滤波器所具有的种种优点,在实际电路巾被广泛运用.本文将分布式算法引入到滤波器设计中,实现r高阶滤波器的设计.实验结果表明,所设计的硬件具有程序下载方便、便于扩展、通用性强等特点;分布式算法极大地减少了对FPGA资源的占用、有效提高了FPGA内部资源的利用率;滤波器性能指标满足设计要求. 相似文献
15.
16.
基于FPGA/SOPC的预测控制器设计与实现 总被引:11,自引:1,他引:11
针对模型预测控制在微型设备及嵌入式系统应用中的实时性问题,从硬件实现控制算法的角度研究了基于FPGA(field programmable gate array)的预测控制器的设计和实现。采用基于Nios II嵌入式软核处理器的FPGA/SOPC(system on pro-grammable chip,可编程片上系统)方案,在FPGA芯片上构建SOPC系统,设计SOPC的硬件及软件系统,实现了基于FPGA的预测控制器;建立了基于FPGA和dSPACE系统的实时仿真平台,并进行了控制器实时仿真实验。实时仿真实验验证了基于FPGA的预测控制器的功能及实时性。实验结果表明基于FPGA的预测控制器提高了算法的实时性,并具有微型化等特性,能满足新应用的需求。 相似文献
17.
本文介绍了用FPGA实现串行外设接口(SPI)的原理与过程,并在Altera公司的Stratix系列的FPGA和MSP430的基础上搭建了通信测试平台,实现了MCU与基于FPGA的SPI接口进行通信,实验结果良好。 相似文献
18.
设计了一种用于近地空间通信的CCSDS标准下编码速率为7/8的(8176,7154)低密度奇偶校验(Low density parity check,LDPC)编码器。基于LDPC编码理论,完成了基于现场可编辑逻辑门阵列(Field-programmable gate array,FPGA)的编码算法设计。利用LDPC生成矩阵的特点,引入循环移位寄存器作为编码电路核心,采用移位寄存器加累加器(Shift-register-adder-accumulator,SRAA)结构实现了矩阵乘法的快速运算,从而构建了以部分并行编码电路为核心的编码模块。此外,还设计了串口输入输出模块、随机存储模块和控制模块,共同组成了编码器系统。最后,利用FPGA完成硬件设计,并进行了仿真和实验验证。结果表明,所设计的LDPC编码器测试结果与理论结果具有一致性。因而该编码系统具有实用性,且设计方法简单、高效。 相似文献
19.
为解决喷绘机打印数据实时传输问题,将以现场可编程门阵列(FPGA)和串行解串器为基础的高速光纤通信技术应用到打印数据的通讯中。系统中FPGA用于实现通讯数据的存取、8B/10B编解码和CRC校验的功能;串行解串器实现了并/串和串/并转换及锁相功能;光收发一体模块实现了电光转换和光电转换。该光纤通信系统在喷绘机上进行了实际打印试验,应用结果表明系统在300 Mbps通信带宽下能够稳定传输,在120小时的连续测试过程中没有出现打图错误现象。实现了高可靠性、长距离、高速数据传输的功能。 相似文献