共查询到15条相似文献,搜索用时 102 毫秒
1.
当前高速串行通信应用广泛,但开发周期较长,且系统的稳定性、可靠性难以保证,文中研究了基于RocketIO高速串行回环通信的实现,在Xilinx的开发环境ISE中实现该设计,利用误码率分析仪(IBERT)分析该设计误码率低,故可以确保该设计的稳定性和可靠性,且该设计开发简单,具有较强的扩展性,并有助于高速串行通信的实现。 相似文献
2.
为了便于工程应用,提高数据传输速率,以Xilinx公司Virtex5系列FPGA内嵌的RocketIO为物理层,实现了基于自定义传输协议的两种设计---高速收发器的设计与高速串行接口的设计,并对两种设计进行了简要分析,指出了适用的不同场合.以高速信号采集为实例,在IS E开发环境中实现了基于自定义传输协议的高速串行接口,用Chipscope捕获数据并对其进行分析,得出基于RocketIO的自定义传输协议在高速串行通信中可靠性高,误码率低于10-13. 相似文献
3.
采用FPGA作为高速串行光纤图像传输系统的核心,利用Rocket IO串行传输技术,根据自定义的光纤图像传输协议,搭建了检测平台;在EDK开发工具下,通过对FPGA进行SOPC设计,实现检测平台的软件设计,并实时输出检测结果。阐述了检测平台的系统总体设计思想,对检测平台的硬件设计、软件设计、SOPC设计、高速串行光纤图像传输技术进行了详细说明,并对自定义的光纤图像传输协议、检测实验等进行介绍。经过实验测试结果表明,检测平台工作在3.125Gb/s的串行传输速率上,平台运行稳定、可靠;利用该检测平台,实现了图像经过板件间高速串行传输的检测、经过系统级间串行传输的检测,以及经过多个串行传输系统后的检测,达到了检测的目的。 相似文献
4.
5.
6.
本文基于赛灵思公司的Virtex-5系列FPGA(SX95T)设计了一个串行传输系统,对其传输链路进行了仿真和理论分析.经实际验证,该系统能在标准ATCA机箱内稳定地进行3.125Gbps的串行数据传输,传输误码率小于10e-12,最远传输距离大于40英寸. 相似文献
7.
多路高速光纤图像传输系统设计及实现 总被引:1,自引:0,他引:1
设计了基于内嵌高速收发器RocketIO的现场可编程门阵列(FPGA)的多路光纤图像传输系统,能够对Camera Link接口模式的高速大容量图像数据进行实时传输。详细给出了系统总体结构设计、硬件实现中需要注意的问题和若干关键的软件功能模块,包括并口转换模块、图像传输控制逻辑和RocketIO的设计和配置。实验显示传输系统的三通道有效数据传输速率达7.2Gb/s,传输线路稳定可靠,满足光电探测设备对传输带宽的需求。 相似文献
8.
由于传统列驱动芯片在采用串行方式逐行逐列进行数据传输时存在传输效率低的问题,本文设计一种基于控制串行传输的列驱动芯片.该芯片结合串行传输以及并行传输方式的特点,在JXI5020列驱动芯片的基础上,增加控制数据移位寄存器以及控制数据处理器将用于子空间寻址的控制信号串行化传输,以串行方式实现基于并行传输的子空间扫描;该芯片打破了数据在串行方式下逐行逐列传输的限制,降低时间冗余率,提高了数据传输的效率.通过搭建LED扫描驱动系统及其仿真验证平台,验证了该驱动芯片的正确性.在显示256级灰度、分辨率为960*720的图像时,与JXI5020进行对比,得出本文设计的驱动芯片能够在没有亮度损失的条件下,将冗余率降低至5.9%,有效减少了单元面板信号接口的数量. 相似文献
9.
高速串行传输在雷达波控系统中的应用 总被引:1,自引:0,他引:1
针对相控阵雷达波控系统的特点 ,介绍了一种基于CY7B92 3 /93 3芯片的高速串行传输接口 ,以往的RS 485、RS 42 2传输模式 ,由于其传输速率太低已不能满足系统的要求 ,而高速串行传输方式具有上百兆的传输速率及高稳定可靠性等特点 ,将在波控系统的信号传输设计中广泛应用。文章详细分析了这组高速传输芯片的内部结构、传输机理及几种工作方式的比较 ,并讨论了这种传输方式在相控阵雷达波控系统数据传输接口中所具有的有效减少阵面走线 ,提高波束转换时间的优势 相似文献
10.
11.
12.
随着雷达数字化技术的不断发展,高速串行传输技术得到广泛的应用.因而要求雷达目标信号模拟必须在原有射频目标模拟的基础上,向数字化目标仿真和高速串行数据传输等方面进行拓展.该文在介绍Xilinx公司的高速串行接口RocketIO相关原理的基础上,讨论了RocketIO接口在机载数字阵雷达目标模拟器设计中的应用,详细说明了采用高速串行接口的背景/杂波传输模块的原理和设计思路. 相似文献
13.
Large transmission power consumptions and excessive interconnection lines are two shortcomings which exist in conventional network-on-chips. To improve performance in these areas, this paper proposes a full asynchronous serial transmission converter for network-on-chips. By grouping the parallel data between routers into smaller data blocks, interconnection lines between routers can be greatly reduced, which finally brings about saving of power overheads in the transmission process. Null convention logic units are used to make the circuit quasi-delay insensitive and highly robust. The proposed serial transmission converter and serial channel are implemented based on SMIC 0.18 μm standard CMOS technology. Results demonstrate that this full asynchronous serial transmission converter can save up to three quarters of the interconnection line resources and also reduce up to two-thirds of the power consumption under 32 bit data widths. The proposed full asynchronous serial transmission converter can apply to the on chip network which is sensitive to area and power. 相似文献
14.
针对传统片上网络路由器之间互连线过多,传输功耗大的缺陷,提出了一种用于全异步片上网络的串行传输转换器。通过将路由器之间的并行数据分组并以更小的数据块传输,使得片上路由之间的互连线成倍减少,并可以大大减小传输过程带来的功率损耗。零协议逻辑门限门的应用使电路准延时不敏感,提高了转换器的鲁棒性。基于SMIC 0.18μm标准CMOS工艺实现了此串行连接转换器及串行通道。结果表明,在32位数据位宽下,此全异步串行连接转换器可节约路由器之间近3/4的连线资源以及减少近2/3的功耗。此全异步串行连接转换器适用于对面积和功耗较为敏感的片上网络互连应用。 相似文献
15.
针对FPGA在音、视频传榆中的特性,提出两种基于FPGA的数据高速串行同步传输的方法,并用Altera公司的ACEX1K系列器件完成相应编码解码的程序设计.这两种恢复同步时钟的方法与传统的锁相环方法相比,实现更简单,建立时间更短,对系统时钟要求更低. 相似文献