首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到19条相似文献,搜索用时 203 毫秒
1.
基于CPLD的高速脉冲信号采集系统设计   总被引:1,自引:0,他引:1  
介绍了一种基于CPLD(复杂可编程逻辑器件)的高速脉冲信号采集系统的设计与实现方案.该系统最大的特点是对离散脉冲信号的幅值进行采样,采样过程完全由CPLD控制,无需CPU干预.采用VHDL语言与模块化的设计思想设计了A/D采集控制模块、数据存储控制模块、微处理器接口模块,实现了多个串行ADC的同步脉冲采样与数据的实时存...  相似文献   

2.
《电子技术应用》2017,(4):65-68
在自主研发的腹腔镜持镜臂样机的基础上,针对微创手术的实际需求,利用DSP在数字信号处理方面的优势以及CPLD在构建逻辑功能方面的灵活性,设计并实现了基于DSP+CPLD平台的硬件系统。利用CPLD模块产生控制机械臂电机运动的PWM波形,并作了相应的信号优化处理,在CPLD内部设计了码盘信号采集模块、电机抱闸控制与限位开关保护模块。采用访问外部寄存器方式实现了DSP和CPLD的数据传输,最终实现持镜臂的速度控制和位置控制,并且可以满足运动控制的实时性和稳定性要求。  相似文献   

3.
基于DSP和ADS8364的高速数据采集处理系统   总被引:2,自引:1,他引:2  
开发了基于DSP和ADS8364的高速数据采集处理系统。该系统主要由信号调理模块、A/D转换模块、DSP处理器模块、CPLD逻辑控制模块和USB2.0通信模块组成。它能够在板卡上实现信号的采集及前端处理,并能通过USB总线与上位机通信,实现数据的存储、后端处理及显示。参考了虚拟仪器的设计思想,重点阐述了系统原理及硬件、软件的设计。  相似文献   

4.
基于DSP的脱机远程视频监控终端   总被引:1,自引:0,他引:1  
钟庆  戴礼荣  宋彦 《计算机工程》2004,30(17):186-189
介绍一个基于DSP的脱机远程视频监控终端的设计和实现,该系统采用CPLD完成图像采集的控制逻辑,以ADSP-21535为中央处理器完成图像MPEG4编码、编码数据网络传输平和本地存储。介绍监控终端的系统结构与流程,以及图像采集模块和网络接口模块的软硬件设计与实现,给出了系统的性能指标。  相似文献   

5.
基于FPGA的高速时间交替采样系统   总被引:3,自引:3,他引:0  
提出了一种高速高精度数据采集系统的设计。ADC高速采样基于时间交替采样结构实现,以FPGA为逻辑控制芯片,DSP为误差矫正算法处理中心。在对系统总体设计各模块进行介绍的基础上,重点分析了系统存在的偏移误差、时延误差和增益误差,并描述了一种误差矫正方法。通过实验测试,结果表明该设计能够实现1 GS/s的高速采样,并能完成明显的误差矫正。  相似文献   

6.
基于CPLD的DSP单元外围控制枢纽的设计   总被引:1,自引:0,他引:1  
数字信号处理器(DSP)以其数据处理功能强大的特点在嵌入式设备中得到广泛应用,作为设备数据处理核心的DSP,往往需要多种外设的协同工作。而DSP本身接口有限,且片内资源应尽量集中于核心运算功能,故需引入外部控制与协调模块。文中实现了一种基于复杂可编程逻辑器件(CPLD)的控制与协调模块,协助DSP芯片TMS320C6713进行逻辑控制和时序协调,从而实现具备完整存储、通讯、复位功能的数据处理单元,并应用于一个超声波流量检测系统,保证了系统的精确信号采样和高速数据处理。  相似文献   

7.
基于ADS8364的数据采集系统设计   总被引:9,自引:2,他引:7  
开发了基于DSP和ADS8364的数据采集处理系统。该系统主要由信号调理模块、A/D转换模块、DSP处理器模块、CPLD逻辑控制模块、Flash存储器模块和CAN总线通信模块组成。它能够在板卡上实现信号的采集、前端处理和存储,并能通过CAN总线与上位机通信,实现数据的存储、后端处理及在PC104上显示。  相似文献   

8.
电能质量监测技术是当前电力系统领域的研究热点.针对电网三相电压及电流信号的采集与处理,设计了电能质量检测装置的数据采集系统,系统采用DSP作为核心处理器,完成了多通道数据采集、数据处理、键盘显示、复杂可编程逻辑控制器CPLD与单片机外围接口等关键模块的软硬件设计.在硬件方面,重点介绍以DSP和CPLD为核心的电力参数检测电路以及CPLD和锁相环组成硬件同步采样电路;在软件方面进行了相关软件算法设计,同时介绍了电力参数检测的主程序.实验表明,系统具有响应速度快、精度高、实时性好的优点.  相似文献   

9.
主要介绍一种厂用电快速切换装置控制切换逻辑的设计方法。该设计采用DSP和CPLD作为核心处理器件,DSP芯片负责计算、监控、录波和控制信号生成,CPLD负责将DSP生成的控制信号进行逻辑出口合成并发至断路器作为动作控制信号。  相似文献   

10.
传统数字信号处理器(Digital Signal Processor,DSP)控制系统在中低压电力电子设备的控制和保护中已有广泛的应用,并取得了良好的控制效果,但对于高压大功率电力电子设备的控制和保护则存在不足。对此,针对高压大功率电力电子设备,设计了一种基于DSP+现场可编程门阵列(Field-Programmable Gate Array,FPGA)+复杂可编程逻辑器件(Complex Programmable Logic Device,CPLD)的通用型控制系统。其中,DSP完成系统核心算法和逻辑控制;FPGA进行系统电压电流的高速采样、快速逻辑运算和多路高频脉宽调制(Pulse Width Modulation, PWM)信号输出,CPLD实现输出PWM信号高速检测和故障闭锁;主控制板与其他信号输入输出板分隔设计扩展控制器适用性。最后通过实验证明了该控制系统设计的可行性。  相似文献   

11.
主要介绍了一种基于DSP的数据压缩系统的硬件电路的实现过程,文章把整个硬件系统分成2个模块来介绍:数据采集模块以及DSP解算模块.数据采集模块采集前端信号在CPLD的控制下经过AD和FIFO把数据写入DSP解算模块,DSP接收到信号后,把数据进行压缩.每个模块从核心器件的选择、硬件电路的总体设计方案以及实现过程进行了介绍.实验表明该方案是行之有效的.  相似文献   

12.
数字图像处理算法评估系统的硬件设计   总被引:1,自引:1,他引:0  
为了能对不同的数字图像处理算法进行评估,采用了USB2.0总线技术传送数字图象数据到数字图像处理系统,在硬件设计上采用DSP+FPGA来完成图像处理任务。整个系统具有处理能力强,重现性好,能完成各种图像处理算法评估。  相似文献   

13.
针对目前国内USB接口的数据采集产品存在精度低、采样率低、数据传输速率低的问题,设计了一种高性能低噪声数据采集卡。该数据采集卡采用高速差分放大器AD8132进行前置放大;采用CPLD和SRAM构成大容量FIFO;采用USB2.0总线技术进行数据传输;采用独立时钟为CPLD和AD转换器提供精确的同步时钟信号,从而降低时钟相位噪声;采用VC++设计上位机应用程序,用于分析和处理数据。测试结果表明,该数据采集卡具有噪声低、传输速率快、精度高等优点。  相似文献   

14.
介绍了将优选逻辑模块应用于核电站CPR1000机组反应堆保护系统。该模块应用CPLD技术将来自安全级与非安全级系统的控制信号进行优先级判断,并驱动现场执行器及相关指示灯。本模块的供电电源、逻辑管理功能和安全级信号输入通道采用了相应的冗余设计,电源加入了缓启动电路,对输入信号进行了4ms的消抖来防止误动。本控制器具有响应速度快、抗干扰能力强、可靠性高和可维护性好等特点,实现了其国产化的目标。  相似文献   

15.
针对捷联惯导系统对于精度和实时性等要求,介绍了基于DSP的捷联惯导数据采集系统的构成及技术实现.采用高速的DSP和CPLD设计了捷联惯导数据采集系统的硬件电路,实现了惯性器件信息的快速采集及其处理,从而满足复杂算法对于处理速度的要求,同时也提高了系统的集成度,实现了系统设计的小型化;设计了串行通信和显示模块,用于数据的交换以及实时显示;分析了系统硬件电路设计过程中可能存在的噪声干扰,并给出了相应的抑制方法.实验结果表明,各项指标均已达到了设计时的要求.  相似文献   

16.
针对飞行控制计算机对无人机姿态和航迹信息采集处理的要求,给出了以DSP TMS320LF2407A为平台的模拟量、通信量、开关量采集处理的详细设计方案。方案中分别阐述了模拟量、通信量、开关量接口电路、片选控制逻辑和类8259中断控制逻辑的CPLD思想、硬件滤波和软件抗干扰思想。该采集处理系统硬件接口简洁、实时性强、抗干扰特性好,具有很强的工程应用性。  相似文献   

17.
本文利用Cypress公司生产的USB2.0接口芯片CY7C68013,以及TI公司的DSP芯片TMS320C6713,通过CPLD建立DSP与USB接口芯片的通信通道,通过VB编写的通信软件建立USB与PC机的通信通道,完成了SPM在扫描过程中图像实时传输模块的设计。  相似文献   

18.
介绍一种基于CPLD的多普勒声纳回波信号仿真卡的设计实现,该板卡作为PXI测试系统的一个组成模块,数据交换基于PXI总线,使用S5920实现总线控制,利用CPLD实现板卡的时序逻辑控制,外围电路包括信号调理与匹配电路、DDS电路、A/D采集电路、高速FIFO存储电路、D/A转换电路等。重点介绍了CPLD内部功能模块的实现。该设计已成功应用于多普勒声纳的PXI测试系统中。  相似文献   

19.
一种大容量并行采集系统实现方法   总被引:1,自引:0,他引:1  
刘旺  王启  王戈  赵欣 《测控技术》2010,29(10):38-42
针对数据采集多通道和大容量存储的实际需求,提出了一种基于AD7658级联和CF卡存储的设计方案,重点对多通道信号隔离技术、AD级联控制及CF卡存储接口逻辑设计进行了详细的讨论。以FPGA作为主控芯片,完成对AD7658级联方式的采样率及数据串、并转换等控制;同时完成CF卡读、写、擦除等功能,并最终通过自定义协议将数据上传,上传速率达10 MB/s。测试结果表明,该模块数据采集功能正常,存储容量不小于500 MB,满足系统设计要求  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号