共查询到19条相似文献,搜索用时 62 毫秒
1.
一种基于FPGA实现的高速缓存设计 总被引:4,自引:2,他引:4
为了解决嵌入式实时数据采集系统中,高速采集数据量大,而处理器的处理速度有限的矛盾,保证数据不丢失并提高处理器的数据吞吐率,文中提出一种基于FPGA(现场可编程门阵列)实现的最优FIFO(先入先出存储器)结构设计,它可以成倍提高数据流通速率,增加嵌入式系统的实时性。 相似文献
2.
简要介绍了先入先出(FIFO)存储器的工作原理,详细剖析了在实际大型路由器研发中使用的高速大容量缓存机制及其设计方法,并给出了关键部分的时序仿真结果。 相似文献
3.
4.
基于FPGA和DSP的高分辨率图像采集系统 总被引:2,自引:0,他引:2
介绍了一种高分辨率图像数据采集系统的实现方案.该方案采用了现场可编程门阵列(FPGA)数字信号处理器(DSP)的体系结构,利用FPGA实现图像数据检测、采集、缓冲、预处理,并协调系统各部分的工作,利用DSP对图像数据进行JPEG压缩,通过PC104总线将压缩后的数据上传至主机.该方案中,由FPGA控制的高速大容量同步动态随机存储器(SDRAM)作这图像数据的帧存,解决了高分辨率图像采集中容量和速度上的问题,SDRAM分时供FPGA和DSP访问的机制提高了数据存取的效率.JPEG压缩方法大大降低了数据传输所需的带宽并减少了存储所需的容量.该系统能够对高至2 048×1 536的多种分辨率的图像实现数据采集和压缩. 相似文献
5.
提出了一种基于SOPC技术的数据采集和存储系统的解决方案。系统通过使用microblaze软核处理器实现了一个可配置的高速、大容量可独立工作的连续数据流采集记录系统。系统采用模块化的设计思想,具有设计灵活、集成度高,较小的体积和较低的功耗等优点,克服了常规存储设备容量小,记录时间短,独立性不强的缺点。相关技术指标满足设计需求。 相似文献
6.
基于DSP和FPGA的运动控制卡的设计与实现 总被引:1,自引:0,他引:1
针对数控系统的工作特点和要求,通过对TI公司新推出的DSp芯片TMS320F2812和ALTERA公司的FPGA芯片EP1K30功能和特点的深入分析,给出了一种基于DSP和FPGA的运动控制卡的设计与实现.在充分考虑上述芯片特点和资源的基础上,该卡采用DSP和FPGA取代单片机,能够更好地满足数控系统对运动控制单元的实时性和控制精度的苛刻要求.某型号三轴仿真转台已采用该运动控制卡作为主控制电路,并能很好地实现转台的定位精度,转速等性能指标要求. 相似文献
7.
一种基于FPGA和DSP的视频处理系统 总被引:3,自引:1,他引:3
该文介绍了一种基于现场可编程门阵列(FPGA)和数字信号处理器(DSP)的实时视频处理系统,此系统以FPGA为数据缓冲和逻辑控制单元,DSP为图像数据处理单元.该文介绍了此视频处理系统的整体结构,详细讨论了从色空间RGB到YCbCr的转换,并给出了转换前后的图像对照.同时也介绍了视频数据流的缓冲处理,以及DSP和FPGA轮流对双口RAM的控制,最后介绍了用DSP实现图像压缩的过程.通过此系统的实现可以看出,使用FPGA实现视频处理系统的控制,可以提高系统的性能,同时使得系统的适应性和灵活性强,设计调试方便. 相似文献
8.
基于FPGA和PCI总线的数据采集板设计 总被引:2,自引:1,他引:2
为了及时把握战场动态,对信号数据的实时获取提出了较高的要求,文中根据FPGA以及PCI总线技术,全面阐述了一种高速、大容量数据采集卡的实现方案。它不但可以实时采集军用红外探测器的图像,还能够实现大容量数据的缓存,可有效地解决对数据高速采集、传输的需求。由于采用了FPGA实现数据采集控制逻辑,减少了开发周期,不但可以在线修改设计,还可对设计进行在线升级。该数据采集卡已经在某型系统中投入使用,达到了预期技术指标,取得了一定的效果。 相似文献
9.
为了及时把握战场动态,对信号数据的实时获取提出了较高的要求,文中根据FPGA以及PCI总线技术,全面阐述了一种高速、大容量数据采集卡的实现方案.它不但可以实时采集军用红外探测器的图像,还能够实现大容量数据的缓存,可有效地解决对数据高速采集、传输的需求.由于采用了FPGA实现数据采集控制逻辑,减少了开发周期,不但可以在线修改设计,还可对设计进行在线升级.该数据采集卡已经在某型系统中投入使用,达到了预期技术指标,取得了一定的效果. 相似文献
10.
11.
基于FPGA的异步FIFO设计 总被引:5,自引:0,他引:5
在现代集成电路设计中,一个系统往往包含了多个时钟,如何在异步时钟间传递数据成为一个很重要的问题,而使用异步FIFO可以有效地解决这个问题。异步FIFO是一种在电子系统中得到广泛应用的器件,文中介绍了一种基于FP-GA的异步FIFO设计方法。使用这种方法可以设计出高速、高可靠的异步FIFO。 相似文献
12.
基于FPGA的异步FIFO设计 总被引:5,自引:4,他引:5
在现代集成电路设计中,一个系统往往包含了多个时钟,如何在异步时钟间传递数据成为一个很重要的问题.而使用异步FIFO可以有效地解决这个问题。异步FIFO是一种在电子系统中得到广泛应用的器件.文中介绍了一种基于FPGA的异步FIFO设计方法。使用这种方法可以设计出高速、高可靠的异步FIFO。 相似文献
13.
基于FPGA的高速FFT算法实现 总被引:2,自引:0,他引:2
在EW型接收机的高速数字处理中,运算速度是影响系统性能的重要环节之一。结合系统的研制,利用FPGA资源丰富、易于实现并行流水的特点,设计实现了满足系统要求的专用FFT处理单元;对定点运算的精度做了比较详细的分析,并给出了一个切实可行的FPGA实现方案。 相似文献
14.
基于FPGA的异步FIFO设计与实现 总被引:7,自引:2,他引:7
异步FIFO是用来适配不同时钟域之间的相位差和频率飘移的重要模块。本文设计的异步FIFO采用了格雷(GRAY)变换技术和双端口RAM实现了不同时钟域之间的数据无损传输。该结构利用了GRAY变换的特点,使得整个系统可靠性高和抗干扰能力强,系统可以工作在读写时钟频率漂移达到正负300PPM的恶劣环境。并且由于采用了模块化结构,使得系统具有良好的可扩充性。 相似文献
15.
FPGA中软FIFO设计和实现 总被引:1,自引:0,他引:1
在现代电路设计中,一个系统往往包含了多个时钟,如何在异步时钟间传递数据成为一个很重要的问题,而使用异步FIFO可以有效地解决这个问题.异步FIFO是一种在电子系统中得到广泛应用的器件,文中介绍了一种基于FPGA的异步FIFO设计方法.使用这种方法可以设计出高速、高可靠的异步FIFO. 相似文献
16.
FPGA异步FIFO设计中的问题与解决办法 总被引:2,自引:1,他引:1
通过分析异步FIFO的基本结构和工作原理,以降低亚稳态的出现频率、充分利用异步FIFO的内存资源为主要目的,提出一种在FPGA内部实现的异步FIFO设计方法。本文在传统设计的基础上提出一种新颖的电路结构来准确判断空/满标志位的产生,即检测加计数器的方法;并用QuartusⅡ对其进行仿真,得到了比较好的性能。 相似文献
17.
在高速印刷电路板设计过程中,高速电路设计的仿真显示出越来越重要的地位。本文主要介绍了使用PADS2004/hyperLynx软件进行印刷电路板的仿真,通过对高速信号线进行布局布线前仿真和布局布线后仿真,可以发现和解决信号完整性、串扰、EMC等问题。本文还对高速电路设计中电源层分配、时钟设计进行了讨论。 相似文献
18.
王子健 《计算机测量与控制》2015,23(2):558-560
船舱监控系统配置多种信号监测设备,需要对各种信号监控设备的交互数据进行实时采集和处理,提出一种基于FPGA FIFO处理单元的多路CAN总线的高速通信设计;采用多路隔离CAN总线通道的设计方法,利用FPGA实现CAN总线数据、地址及控制信号的统一管理,并在FPGA中引入FIFO处理单元,有效扩展CAN总线接收数据的存储深度,规避大量信息的频繁处理对计算机处理系统造成的负担,实现实时操作系统上的高速报文交互;试验测试证明,该设计有效提高多路CAN总线通信的极限速率,合理优化计算机系统中断资源分配方式,降低CAN总线通信的中断频率。 相似文献
19.
异步FIFO结构及FPGA设计 总被引:14,自引:0,他引:14
首先介绍异步FIFO的概念、应用及其结构,然后分析实现异步FIFO的难点问题及其解决办法;在传统设计的基础上提出一种新颖的电路结构并对其进行综合仿真和FPGA实现。 相似文献