共查询到18条相似文献,搜索用时 156 毫秒
1.
双/多基地综合脉冲孔径地波雷达在发射站为多载频信号同时辐射,在接收站综合形成发射方向图之前需要对各发射信号分量进行分离.尽管采用数字混频和低通滤波器组可以对各发射分量进行分离,但运算量太大,难以实时实现.为此提出采用多相滤波器组信道化接收技术,设计该雷达的多相滤波器组信道化接收机.这种多相滤波器组信道化接收机与低通滤波器组信道化接收相比,运算量减少N2倍(N为信道数).最后给出了该雷达试验系统的实测数据处理结果,验证了这种多相滤波器组信道化接收技术在该雷达信号处理中的有效性. 相似文献
2.
3.
一种高效的宽带数字信道化接收方法 总被引:2,自引:1,他引:2
宽带雷达对抗侦察数字接收机具有较宽的瞬时频率覆盖特性和较高的截获概率,并能处理同时到达的多个信号。多相滤波信道化接收机是实现宽带接收的一种方法,其抽取运算在滤波运算之前,运算量小,输出速率低,便于后续处理,是一种高效结构。给出了多相滤波信道化数字接收机的基本原理和实现方法,采用重叠一半多相滤波信道化数字接收机能够有效消除接收盲区,实现全概率接收并消除虚假输出,通过仿真试验证明了其有效性。 相似文献
4.
5.
在对基于多相滤波结构的宽带数字信道化接收机理论分析的基础上,结合九阵元空间谱估计系统的实际要求,对宽带信道化接收机的处理算法与实现进行了研究,深入分析其具体化的处理结构,将处理中的多路并行结构转化为串行处理.针对多相滤波处理中具体的数据流结构,推导出FPGA实现的优化实现结构.给出了前述优化结构的详细推导和具体实现,最后在EP2S60 FPGA芯片上实现了包括数字下变频和多相滤波信道化处理的接收机系统,验证了优化结构的可实现性和有效性. 相似文献
6.
本文讨论了软件化电子战侦察接收机多信号处理问题。使用多相滤波的宽带数字化接收设计技术,可以提高接收机的实时处理能力,提高全概率截获能力。本文讨论基于多相滤波的信道化接收机的基本原理及实现方案,给出了基于FPGA的数字信道化接收机的实现方法,实验结果证明了该方法是有效的。 相似文献
7.
8.
9.
针对多相滤波器组信道化接收机的通道采样率在数值上等于通道带宽,因此无法兼顾最优信道带宽和最优采样率的问题,提出一种基于嵌入式变采样多相滤波器组的信道化接收机。该信道化接收机根据要求的变采样率改变数据的输入速率,并依据数学推导对原有系统的结构进行变形,可有效解决多相滤波器组通道采样率和通道带宽的耦合问题,从而实现嵌入式变采样的目的。本接收机设计方法在兼顾系统最优采样和最小信道带宽要求的前提下,能有效避免频道浪费或复杂的插值算法。仿真结果表明,该接收机在不增加计算量的基础上能有效改变采样率,提高系统实时处理能力。 相似文献
10.
一种大带宽高分辨力数字信道化接收机 总被引:5,自引:0,他引:5
阐述了两种基于多相滤波器结构的数字信道化模型,就电子对抗领域中雷达侦察接收机的实际应用,提出了一种大带宽数字信道化接收机的方案,该方案采用文中阐述的两种信道化模型级联的方式,具有瞬时带宽大,频率分辨力高等特点,能够在单片FPGA中实现。 相似文献
11.
FPGA在数字信道化接收机中的应用 总被引:2,自引:0,他引:2
介绍了电子侦察用数字信道化接收机的设计思想,提出了FPGA具体实现结构。重点论述了采用多相滤波器实现信道化的原理和使用FPGA实现的方法,并给出了仿真结果图。为了达到实时处理的效果,FIR的FPGA实现采用查表结构,FFT的FPGA采用流水线结构和并行结构。这两种实现方式都极大地提高了运算速度,使数字信道化接收机的实时处理成为可能。此外,文中还对频率估计、检测和判决逻辑部分进行了相应的介绍。 相似文献
12.
为了实现对联合战术信息分发系统( JTIDS)信号的宽带接收,设计了一种基于多相滤波器的信道化接收方法。该方法通过对JTIDS的模拟信道和数字信道进行合理划分,将宽带接收转化为多个窄带接收,然后再结合多相滤波器进行跳频频点检测,以实现全概率的JTIDS信号宽带接收。给出了此信道化接收模型的现场可编程门阵列( FPGA)实现方案,并对仿真和硬件测试结果进行对比分析。仿真与FPGA测试结果表明,该接收模型可以精确实时地接收JTIDS宽带信号。 相似文献
13.
以多相滤波为基础,结合均匀滤波器组,采用50%重叠的子信道划分,提出了一种数字信道化实现方法,解决了高速实时处理与FPGA处理速度之间的矛盾,克服了信道化接收机的接收盲区.基于FPGA,提出了短波宽带数字信道化的设计思路和实现方法.仿真结果表明,该设计有较强的实用性和通用性. 相似文献
14.
15.
针对雷达侦察接收机带宽较大,处理速度成为后续数字信号处理的瓶颈,提出一种基于多相结构的宽带数字信道化接收机设计方案,通过信道化降低后续信号处理速度,提高信号的频率分辨率并节省硬件资源。模块仿真测试结果表明该方案可行且实用。 相似文献
16.
针对无盲区的多相数字信道化接收机,综合考虑了原型滤波器的瞬态响应时间和系统后续处理速度,推导出选择滤波器过渡带宽的数学公式,为信道化接收机的滤波器合理设计提供了评判标准。针对信道化接收机的频率分辨率受信道带宽限制的缺点,在系统后续处理中提出了重叠的离散傅里叶变换算法,减小计算量的同时提高了系统的实时性。能够灵活设置单组DFT运算点数,提高了接收机频率测量的精度。最后,通过仿真分析验证了该高效设计的可行性。 相似文献
17.
18.
基于多相滤波的数字接收机的FPGA实现 总被引:1,自引:1,他引:0
给出了一种基于多相滤波的数字信道化接收机的实现方法,系统的处理带宽为875MHz,解决了高速ADC与FPGA处理速度之间的矛盾。为了克服信道化接收机的接收盲区,采用信道重叠的方法,连续覆盖瞬时带宽。在信道化处理后接测频模块,可以消除虚假信号的输出和提高测频精度。整个接收机在单片FPGA中实现,能够检测同时到达的两个信号,并实时输出脉冲描述字(PDW),经FPGA时序仿真结果验证了算法模型的正确性和有效性。 相似文献