首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到17条相似文献,搜索用时 78 毫秒
1.
一种改进的高速DAC电流开关及其控制信号的产生   总被引:1,自引:0,他引:1  
系统分析了高速电流型CMOS数模转换器中电流开关对输出毛刺的影响,给出了减小输出毛刺的方法.改进了电流开关及其控制信号的产生电路.利用改进后的电路设计了一个8位数模转换器,在5V电源,满量程输出20mA条件下,模拟得到最大输出毛刺为3pV-s,且电路在100MHz采样频率,10MHz信号频率下,无假信号动态范围达到53dB.  相似文献   

2.
就电流开关驱动器对高速电流型DAC动态性能的影响因素进行了分析,给出了设计应对措施,并设计了一种结构简单使用了同步锁存技术、低驱动信号摆幅技术和低信号交叉点技术的电流开关驱动器电路.基于SMIC 0.18μm CMOS工艺模型,采用Hspice仿真工具,对电流开关驱动器进行仿真分析,结果表明所设计驱动器电路功能正确.测试结果表明,应用该电流开关驱动器的一款嵌入式14位400MSPS DAC电路在输出80 MHz正弦信号时,达到76.47 dB的无杂散动态范围,所设计电流开关驱动器能保证高速电流型DAC的良好动态性能.  相似文献   

3.
基于SMIC 0.18μm CMOS工艺,采用了具有电荷抽放技术的电流源结构,以及新型锁存电路产生同步控制信号.设计了一个10位精度的数模转换器(DAC),电源电压为1.8 V,在50负载条件下,DAC满量程输出电流为4mA.当采样频率为200 MHz,输入频率为5 MHz的情况下.满量程功耗为15 mw.微分非线性误差(DNL)为0.25 LSB,积分非线性误差(INL)为0.15 LSB,无杂散动态范围达到79.7 dB.  相似文献   

4.
5.
设计了一种10位50MS/s双模式CMOS数模转换器.为了降低功耗,提出了一种修正的超前恢复电路,在数字图象信号输出中,使电路功耗降低约30%.电路用1μm工艺技术实现,其积分线性误差为0.46LSB,差分线性误差为0.03LSB.到±0.1%的建立时间少于20ns.该数模转换器使用5V单电源.在50MS/s时全一输入时功耗为250mW,全零输入时功耗为20mW,电路芯片面积为1.8mm×2.4mm.  相似文献   

6.
一种高速电流型CMOS数模转换器设计   总被引:6,自引:3,他引:3  
徐阳  闵昊 《半导体学报》2000,21(6):597-601
利用 Z参数噪声网络等效电路的分析方法 ,得到了用器件 Z参数表示的微波双极晶体管噪声参数的表达式 ,通过对微波低噪声双极晶体管的高频参数进行测试和分析 ,并把器件的网络参数和物理参数相结合 ,来对器件的最小噪声系数进行计算和分析 .  相似文献   

7.
提出了一种应用于电流型数模转换器(DAC)的输出电路。在对输出级的功能和稳定性作了分析计算后,设计了一种高增益、低失真的运放(OP)电路。运放模拟的直流增益为108dB,环路带宽为30MHz,环路相位裕量为60度,在输出为1rms时,THD N可达到104.8dB。和传统的开关电容(SC)输出级相比,该电路具有面积小、噪声低等优点,可应用于高精度的电流型DAC。  相似文献   

8.
一种12位400 MHz电流开关型D/A转换器的设计   总被引:1,自引:0,他引:1  
基于TSMC 0.25μm工艺、采用电流开关结构,设计了一个3.3 V 12位400 M采样率的D/A转换器。在电路中,设计了一种新的电压限幅结构,从而使其具有较好的动态性能。该D/A转换器在1 MHz输入信号下,无杂散动态范围(SFDR)达到83.75 dB;在12.5 MHz输入信号下,可获得70 dB的SFDR;在不同温度和工艺corner下,仿真得到的电路性能也都能达到上述指标。  相似文献   

9.
《电子产品世界》1999,(11):41-41
DAC7644(Burr-Brown公司16位四电压输出D/A变换器)设计的4~20mA数字控制的电流源电路示于图1。DAC7644提供一差分基准输入以及围绕输出放大器的一开环配置。围绕输出放大器的开环配置允许把晶体管放置在环路中实现一数字可编程的单向电流源。差分基准也可利用于满标和零标电流的编程。DAC7644的单电源工作连接图示于图2,逻辑真值表见表1。其中VOUTASense:DACA输出放大器倒相输入;VOUTA:DACA电压输出;VREFL ABSense:DACA和B某准低感测输入;…  相似文献   

10.
茹纪军 《电子质量》2004,(10):54-55,60
系统分析了高速电流型CMOS数模转换器的设计方法.设计了一种采样率为100ms/s,分辨率为8bit,电源电压为3.3v的CMOS电流型DAC.采用同步锁存技术增加了转换速度.电路仿真结果表明在采样率为100Ms/s,输入信号从直流到Nyquist频率,无杂散动态范围(SFDR)为59dB.积分线性误差(INL)和微分线性误差(DNL)分别为±0.5LSB和±0.3LSB.在采样率为100Ms/s,电源电压为3.3v时的功耗小于300mw.电路采用0.3um标准CMOS工艺实现.  相似文献   

11.
基于Quartet测试系统的高速DAC芯片测试   总被引:2,自引:0,他引:2  
介绍了通用DAC芯片的主要测量参数及其测试方法。并以12-bit高速DAC芯片ISL5861为例,利用Credence公司的数模混合信号测试系统Quartet实现对高速数模转换芯片进行测试。  相似文献   

12.
王怀荣 《电子与封装》2012,12(6):28-30,46
文中介绍了以我国独创的DYL多元逻辑电路为基础,并配合了申请国家发明专利的高速差动电压模拟开关构成的12位高速DAC转换器。同时解决了以往高速转换器输出阻抗、使用范围受限的缺点。同时对所研制的高速DAC在结构、工艺、修正技术及测试上进行了多方面的研究探讨。  相似文献   

13.
提出一种能快速收敛并具有鲁棒性的流水线模数转换器(ADC)数字校准方法。设计的ADC采用12级1.5位/级MDAC和一个6位高精度SAR ADC的结构。采用Altera FPGA,对该算法进行了验证。结果表明,用该方法校准的A/D转换器,在90.55 MHz输入频率下,SNDR可达到84 dB,DNL为-0.59/0.28 LSB,INL为-0.59/0.34 LSB。  相似文献   

14.
柳娟娟  冯全源   《电子器件》2006,29(4):1039-1041
针对传统电流比较器速度慢,精度低等问题,提出了一种新型CMOS电流比较器电路。我们采用CMOS工艺HSPICE模型参数对该电流比较器的性能进行了仿真,结果表明当电源电压为3V,输入方波电流幅度为0.3uA时,电流比较器的延时为5.2ns,而其最小分辨率仅约为0.8nA。该比较器结构简单,速度快,精度高,适合应用于高速高精度电流型集成电路中。  相似文献   

15.
本设计实现了直流电流源的数字化控制。整个系统由线性受控直流源、精密测量控制电路和人机接口三部分组成。电流源为双环控制系统,通过控制调整管的驱动电流,可精确控制电流源输出值的大小。测试表明该电流源具有良好的稳压稳流性能和极低的电流纹波。  相似文献   

16.
一种新型高速电流比较器的研究与设计   总被引:2,自引:0,他引:2  
针对传统电流比较器速度慢、精度低等问题,提出了一种新型CMOS电流比较器电路。采用CMOS工艺HSPICE模型参数,对该电流比较器的性能进行了仿真,结果表明当电源电压为3.3V,输入方波电流幅度为0.3μA时,电流比较器的延时为5.2ns,而其最小分辨率达0.1nA。该比较器结构简单、速度快、精度高,适合应用于高速高精度电流型集成电路。  相似文献   

17.
高文焕  李冬梅 《电子学报》2000,28(11):122-124
本文采用射极跟随器、电流镜、非饱和电流开关等高速单元电路设计了一种新颖的BJT模拟开关.它具有速度快,频带宽,隔离度高,动态范围大,线性好等优点.介绍了电路结构,分析了电路的工作原理,给出了电路性能的仿真结果和芯片电路指标测试结果,并总结了电路的主要特点.所设计的电路可以做成单片集成电路,也可以作为一个基本单元应用于大规模集成芯片中.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号