共查询到17条相似文献,搜索用时 78 毫秒
1.
2.
就电流开关驱动器对高速电流型DAC动态性能的影响因素进行了分析,给出了设计应对措施,并设计了一种结构简单使用了同步锁存技术、低驱动信号摆幅技术和低信号交叉点技术的电流开关驱动器电路.基于SMIC 0.18μm CMOS工艺模型,采用Hspice仿真工具,对电流开关驱动器进行仿真分析,结果表明所设计驱动器电路功能正确.测试结果表明,应用该电流开关驱动器的一款嵌入式14位400MSPS DAC电路在输出80 MHz正弦信号时,达到76.47 dB的无杂散动态范围,所设计电流开关驱动器能保证高速电流型DAC的良好动态性能. 相似文献
3.
4.
5.
设计了一种10位50MS/s双模式CMOS数模转换器.为了降低功耗,提出了一种修正的超前恢复电路,在数字图象信号输出中,使电路功耗降低约30%.电路用1μm工艺技术实现,其积分线性误差为0.46LSB,差分线性误差为0.03LSB.到±0.1%的建立时间少于20ns.该数模转换器使用5V单电源.在50MS/s时全一输入时功耗为250mW,全零输入时功耗为20mW,电路芯片面积为1.8mm×2.4mm. 相似文献
6.
一种高速电流型CMOS数模转换器设计 总被引:6,自引:3,他引:3
利用 Z参数噪声网络等效电路的分析方法 ,得到了用器件 Z参数表示的微波双极晶体管噪声参数的表达式 ,通过对微波低噪声双极晶体管的高频参数进行测试和分析 ,并把器件的网络参数和物理参数相结合 ,来对器件的最小噪声系数进行计算和分析 . 相似文献
7.
8.
9.
10.
系统分析了高速电流型CMOS数模转换器的设计方法.设计了一种采样率为100ms/s,分辨率为8bit,电源电压为3.3v的CMOS电流型DAC.采用同步锁存技术增加了转换速度.电路仿真结果表明在采样率为100Ms/s,输入信号从直流到Nyquist频率,无杂散动态范围(SFDR)为59dB.积分线性误差(INL)和微分线性误差(DNL)分别为±0.5LSB和±0.3LSB.在采样率为100Ms/s,电源电压为3.3v时的功耗小于300mw.电路采用0.3um标准CMOS工艺实现. 相似文献
11.
基于Quartet测试系统的高速DAC芯片测试 总被引:2,自引:0,他引:2
介绍了通用DAC芯片的主要测量参数及其测试方法。并以12-bit高速DAC芯片ISL5861为例,利用Credence公司的数模混合信号测试系统Quartet实现对高速数模转换芯片进行测试。 相似文献
12.
文中介绍了以我国独创的DYL多元逻辑电路为基础,并配合了申请国家发明专利的高速差动电压模拟开关构成的12位高速DAC转换器。同时解决了以往高速转换器输出阻抗、使用范围受限的缺点。同时对所研制的高速DAC在结构、工艺、修正技术及测试上进行了多方面的研究探讨。 相似文献
13.
14.
15.
16.
一种新型高速电流比较器的研究与设计 总被引:2,自引:0,他引:2
针对传统电流比较器速度慢、精度低等问题,提出了一种新型CMOS电流比较器电路。采用CMOS工艺HSPICE模型参数,对该电流比较器的性能进行了仿真,结果表明当电源电压为3.3V,输入方波电流幅度为0.3μA时,电流比较器的延时为5.2ns,而其最小分辨率达0.1nA。该比较器结构简单、速度快、精度高,适合应用于高速高精度电流型集成电路。 相似文献