共查询到20条相似文献,搜索用时 78 毫秒
1.
2.
3.
本文对音频反相的原理给予了分析,对乘法器的基本原理和特性进行了分析,并以此为基础介绍了单片集成模拟乘法器MC1595的构成原理,将模拟乘法器MC1595作为核心器件,开发出了具有反相报警功能的相关监测仪。 相似文献
4.
模拟乘法器有两个输入端和一个输出端,且输出电压与这两个输入端的电压的乘积成正比,公式表示如下:u0=kui1ui2式中k为比列系数,可以取正值也可以取负值。当k取正值时,为同相乘法器;当k取负值时,为反相乘法器。能实现乘法器的方法很多,文章主要介绍变跨导式模拟乘法器,这是由于该乘法器电路结构简单、容易制成集成电路以及工作频率比较高,已被广泛使用。同步检波器是一种小信号线性检波器,其核心组成结构是由一个双差分放大电路构成的模拟乘法器,它还包括副载波恢复电路和低通滤波器(LPF)等构成。同步检波器可以对一般调幅波进行解调,也可以对平衡调幅波进行解调[1]。 相似文献
5.
简单介绍了ADI公司推出的新一代高性能模拟乘法器ADL5391的主要特性和工作原理。给出了基于ADL5391的宽带乘法器的典型应用电路,并对其进行了测试。最后设计了基于ADL5391的二倍频电路,测试结果表明该二倍频电路具有性能稳定、工作频带宽、测量精度高、抗干扰能力强等优点。 相似文献
6.
本文介绍了三种高速乘法器架构:阵列乘法器、修正布斯算法(MBA)乘法器、华莱士(WT)乘法器,并对基于以上三种架构的32位乘法器性能进行了比较。选择乘法器,应根据实际应用。从面积、速度、功耗等角度权衡考虑。 相似文献
7.
集成模拟乘法器在通信中应用的仿真研究 总被引:2,自引:0,他引:2
介绍了MOTOROLA公司生产的集成模拟乘法器MC14 96的内部结构及静态偏置电压、电流的设置。同时对电路仿真软件Pspice 8.0做了简单介绍 ,并采用电路原理图的形式作为输入方式 ,对由MC14 96构成的抑制载波的双边带调幅电路和普通调幅电路进行了仿真分析。 相似文献
8.
模拟乘法器AD834的原理与应用 总被引:2,自引:0,他引:2
AD834是美国ADI公司推出的宽频宽、四象限、高性能的模拟乘法器。它工作稳定,计算误差小,并具有低失真和微功耗的特点,本文介绍了AD834模拟乘法器的主要特性、工作原理、应用考虑和应用实例。 相似文献
9.
采用CAD技术和典型双极工艺完成模拟乘法器集成电路研制后建立了器件子电路模型,并添加到Pspice模型库中.在设计电路时,用户可以很方便地从模型库中调用子电路模型,提高了设计效率.以立方电路设计为例,介绍了模拟乘法器子电路的建模过程和调用方法. 相似文献
10.
11.
本文论述了寄生电容不敏感型开关电容四象限模拟乘法器的设计,并提出了一种新型的电路结构,分析了它的性能,以及元器件的非理想特性对其性能的影响和采取的补偿方法。 相似文献
12.
13.
阶跃恢复二极管倍频器的设计 总被引:3,自引:0,他引:3
阶跃恢复二极管常用于单阶高次的倍频器设计,我们将讨论如何利用阶跃恢复二极管的强非线性特征,设计一个微波倍频器。倍频器的设计要求是输入频率为100MHz,能够宽带输出1~3GHz的信号,同时能够输出2GHz的点频信号。首先将使用软件HSpice仿真和设计一个梳状发生器,然后使用软件ADS(Advanceddesignsystem)仿真和设计一个其带宽为100MHz,通带为1.95GHz~2.05GHz的带通滤波器。 相似文献
14.
15.
WANGLin XIAYi-ben WANGLin-jun ZHANGMing-long YANGYing ZHANGWei-li RUANJian-feng 《半导体光子学与技术》2004,10(1):62-67
Gas electron multiplier (GEM) as a novel gas detector, due to it‘s simple structure, high performance,well compatibility etc. , is widely used in high-energy physics, nuclear physics and other fields. In this review, the principle, recent achievements, developments and applications of GEM are mainly described. 相似文献
16.
Antonio J. López-Martín Alfonso Carlosena 《Analog Integrated Circuits and Signal Processing》2001,28(3):265-278
In this paper, novel current-mode analog multiplier/divider circuits based on a pair of voltage-translinear loops are presented, featuring simplicity, precision and wide dynamic range. They are suitable for standard CMOS fabrication and can be successfully employed in a wide range of analog signal processing applications. Two versions, based on stacked and up-down voltage-translinear loops, respectively, are described. Experimental results are provided in order to verify their correct operation. 相似文献
17.
18.
19.
20.
Christophe Premont Nacer Abouchi Richard Grisel Jean-Pierre Chante 《Analog Integrated Circuits and Signal Processing》1999,19(2):159-162
A novel circuit for an analog multiplier in BiCMOS technology is described. It is based on a two-current conveyor cell associated with a four MOSFET transconductor. This differential multiplier achieves a bandwidth of 10 MHz because of the use of high-frequency current-conveyor. 相似文献