共查询到20条相似文献,搜索用时 62 毫秒
1.
本文提出一种工作在3-5GHz的高增益低功耗的差分超宽带低噪声放大器.输入级采用共栅结构以获取宽带输入匹配,同时采用了电容交叉耦合和电流复用技术,从而可以在低功耗条件下获取高增益.采用0.18-um cmos工艺制作出来的样品的测试显示该低噪声放大器在4.4mA电流,1.8V电源功耗下的峰值功率增益为17.5dB,3dB带宽为2.8-5GHz,在4.5mW的功耗下的峰值增益为14dB(1.5V电源下3mA电流).该差分低噪声放大器的芯片面积包括测试pad在内为1.01平方毫米. 相似文献
2.
3.
本文介绍一种符合中国超宽带应用标准的工作频率范围为4.2-4.8 GHz的CMOS可变增益低噪声放大器(LNA)。文章主要描述了LNA宽带输入匹配的设计方法和低噪声性能的实现方式,提出一种3位可编程增益控制电路实现可变增益控制。该设计采用0.13-μm RF CMOS工艺流片,带有ESD引脚的芯片总面积为0.9平方毫米。使用1.2 V直流供电,芯片共消耗18 mA电流。测试结果表明,LNA最小噪声系数为2.3 dB,S(1,1)小于-9 dB,S(2,2)小于-10 dB。最大和最小功率增益分别为28.5 dB和16 dB,共设有4档可变增益,每档幅度为4 dB。同时,输入1 dB压缩点是-10 dBm,输入三阶交调为-2 dBm。 相似文献
4.
基于IHP 0.13 μm SiGe BiCMOS工艺,设计了一种工作于D波段的高增益低噪声放大器。该放大器由两级Cascode 结构和一级共发射极结构组成。利用发射极退化电感来同时实现噪声抑制和功率匹配,利用微带线进行输入输出匹配和级间匹配,采用增益提升技术来提高前两级Cascode结构的增益。仿真结果表明,该放大器在中心频率140 GHz处实现了32 dB的增益,在125~148 GHz范围内均达到30 dB以上的增益,在相同频率范围内实现了小于6 dB的噪声系数,直流功耗仅为26 mW,芯片尺寸为610 μm×340 μm。该放大器具有低噪声和高增益的特点。 相似文献
5.
6.
基于有源电感的全集成超宽带低噪声放大器 总被引:1,自引:0,他引:1
利用有源电感来实现超宽带低噪声放大器(UWB LNA),不但可以减小芯片面积、改善增益平坦度,而且可通过外部调节偏置电压来调谐有源电感的电感值,进而调整设计中没有考虑到的由工艺变化及封装寄生带来的增益退化.采用TSMC 0.35 μm SiGe BiCMOS工艺,利用Cadence设计工具完成了放大器电路及版图的设计.在3.1~10.6 GHz工作频率范围内,通过外部调节电压来调谐有源电感,可使LNA的增益S21在16~19 dB范围内变化,输入输出回波损耗S11,S22均小于-10 dB,噪声为2.4~3.7 dB,输入3阶截点IIP3为-4 dBm.整个电路芯片面积仅为0.11 mm2. 相似文献
7.
设计了一种工作频率为2.4 GHz的低功耗可变增益低噪声放大器。针对不同的增益模式,采用不同的设计方法来满足不同的性能要求。在高增益模式下,通过理论分析,提出了一种新的定功耗约束条件下的噪声优化方法,考虑了栅匹配电感的损耗和输入端口的各种寄生效应,给出了简明而有效的设计公式和设计过程。在低增益模式下,提出了一种改进线性度的方法。采用TSMC 0.18 μm CMOS RF工艺进行了设计。后仿真结果表明,在功耗为1.8 mW时,最高增益为35 dB,对应的噪声系数为1.96 dB;最低增益为5 dB,对应的输入3阶交调点为3.2 dBm。 相似文献
8.
9.
该文提出了一种新型的自适应偏置及可变增益低噪声放大器(LNA),利用电荷泵(亦称电压倍增器)将LNA输出信号转换成与LNA射频输入信号功率成比例变化的直流信号,以此信号同时反馈控制LNA的偏置和增益,来实现自适应偏置以及可变增益低噪声放大器, 从而极大地改善了LNA的输入线性范围。鉴于5GHz频率下,Bipolar相对于CMOS更好的频率特性和低噪声特性,该项研究采用了BiCMOS工艺,实现了低于3.0dB的噪声系数(高增益状态下)和大约13dBm的输入三阶交调点IIP3的控制范围以及大于15dB的增益控制范围。 相似文献
10.
11.
Hauptmann J. Dielacher F. Steiner R. Enz C.C. Krummenacher F. 《Solid-State Circuits, IEEE Journal of》1992,27(7):974-981
A CMOS low-noise amplifier (LNA) with two variable gain ranges of 6 and 9 dB is presented. Variable gain is realized by using linearized MOS resistive circuits (MRCs) as voltage-controlled resistors. One of these resistors is located in the feedback loop of a transresistance output stage and the other is in the bias current generator of the transconductance input stage. Using compatible lateral bipolar transistors (CLBTs) in the fully differential transconductance input stage, the circuit takes advantage of the linear dependence of transconductance on bias current. The equivalent noise is 14 nV/ square root Hz and free from 1/f noise in the voice band. The circuit was integrated in a 2- mu m CMOS process and has an active area of 0.8 mm/sup 2/.<> 相似文献
12.
A novel bipolar-MOSFET low-noise amplifier (BiFET LNA), circuit configuration, design methodology, and chip implementation 总被引:1,自引:0,他引:1
This paper proposes a new RF circuit configuration: the Bipolar cascoded with a mosFET (BiFET). Applying the BiFET for low-noise amplifiers (LNAs), we have developed a new BiFET-based design methodology. By using this methodology, a BiFET LNA has been designed based on Jazz Semiconductor Inc.'s SiGe90 BiCMOS process. The packaged chip tested on board has demonstrated a 16-dB power-gain 1.6-dB noise-figure -6.5-dBm input third intercept point while consuming only 3 mW (2.2 V /spl times/ 1.4 mA) in the personal communication system (PCS) band. To our knowledge, this is the lowest current silicon-based LNA reported to date that maintains good PCS band performance. 相似文献
13.
14.
15.
A dual-band CMOS low-noise amplifier with inductor magnetic coupling and current steering is presented which avoids the use of switches in the signal path, and has the possibility of controlling the voltage gain in the two bands, without disturbing the input impedance matching. 相似文献
16.
《Solid-State Circuits, IEEE Journal of》1971,6(6):415-417
Low-noise transistor performance is achieved by paralleling a number of general-purpose integrated transistors. The primary effect of paralleling is to reduce the equivalent base resistance. A noise figure of 2.5 dB with a 50-/spl Omega/ source impedance is measured. 相似文献
17.
《Solid-State Circuits, IEEE Journal of》1982,17(6):999-1008
NMOS operational amplifiers are known to have low-voltage gain and a poor noise performance. A new circuit technique is described which improves these parameters to achieve a typical DC voltage gain of 40000 and an average noise of 57 (nV/Hz/SUP 1/2/) over a 3 kHz bandwidth, with a total power dissipation of 6 mW. 相似文献
18.
《Solid-State Circuits, IEEE Journal of》1981,16(6):748-750
A low-noise high-precision operational amplifier has recently been fabricated in monolithic form with dielectric isolation. The amplifier exhibits a V/SUB OS/ of 10 /spl mu/V, V/SUB OS/T/SUB c/ of 0.3 /spl mu/V//spl deg/C, voltage gain of 140 dB with a 600 /spl Omega/ load, and an input noise voltage of 9 nV//spl radic/Hz. The settling time to within 0.01 percent of final value is 15 /spl mu/s for a 10 V pulse. 相似文献
19.
提出了一种新型的低噪声掺Er光纤放大器(EDFA)。将光波长交错器的输入端口与普通EDFA的输出端相连接,用于降低噪声,信号光由光波长交错器的偶信道端口输出。利用光波长交错器的梳状反射特性,抑制EDFA的放大自发辐射(ASE),改善EDFA的噪声特性,使其具有低噪声的特点。采用4m长的掺Er光纤(EDF)作为增益介质,小信号功率为-26dBm时,在1530~1560nm带宽范围内,测得低噪声EDFA的噪声系数低于3.83dB,仅比噪声系数的量子极限3dB大0.83dB。 相似文献
20.
设计了一种用于高速ADC中的高速高增益的全差分CMOS运算放大器。主运放采用带开关电容共模反馈的折叠式共源共栅结构,利用增益提高和三支路电流基准技术实现一个可用于12~14 bit精度,100 MS/s采样频率的高速流水线(Pipelined)ADC的运放。设计基于SMIC 0.25μm CMOS工艺,在Cadence环境下对电路进行Spectre仿真。仿真结果表明,在2.5 V单电源电压下驱动2 pF负载时,运放的直流增益可达到124 dB,单位增益带宽720 MHz,转换速率高达885 V/μs,达到0.1%的稳定精度的建立时间只需4 ns,共模抑制比153 dB。 相似文献