共查询到18条相似文献,搜索用时 125 毫秒
1.
2.
介绍了一种基于FPGA与USB2.0的双通道实时数据采集与处理系统。该系统采用XC3S1200E芯片作为核心处理芯片,CY7C68013作为USB接口芯片,通过FPGA内部的控制模块控制A/D数据转换和USB的数据传输,并在FPGA内部完成数据的处理。实验证明,该系统基本能满足设计的要求。计算出所求粒子的直径。 相似文献
3.
4.
基于FPGA的图像采集与VGA显示系统 总被引:5,自引:0,他引:5
针对传统的PCI图像采集卡的弊端,利用Altera公司的DE2开发平台,设计了基于现场可编程门阵列(FPGA)的图像采集与VGA显示系统。该系统以嵌入了NiosⅡ软核的可编程逻辑芯片FPGA作为控制器,以图像传感器、数字存储器、视频D/A转换器、VGA显示接口等作为FPGA外设,利用可编程片上系统(SOPC)技术实现对FPGA及其外设的编程与控制,最终实现对实时图像的采集、处理与显示。设计结果表明,利用SOPC技术实现的电子系统具有设计方法灵活高效、可移植性强、易于实现高速数据采集、通用性好等优势。 相似文献
5.
针对CCD摄像头输出的模拟CVBS信号数据量大和现场可编程门阵列FPGA并行处理能力强的特点,提出了一种CCD摄像头+FPGA+ SDRAM+视频编解码芯片的采集与VGA显示系统设计方案.按照视频信号的处理过程,在FPGA中设计了I2C控制器,ITU656解码器、视频处理器、SDRAM控制器、色度空间转换模块和VGA显示模块,实现了对视频解码芯片的工作配置,视频数据的解析、处理、存储和显示.硬件验证结果符合设计要求. 相似文献
6.
7.
8.
9.
10.
基于FPGA的高速图像采集系统的研究与实现 总被引:6,自引:0,他引:6
介绍了以FPGA(FieldProgrammableGateArray,现场可编程门阵列)为核心芯片的高速图像采集系统的硬件结构和工作原理,图形采集频率可以达到13.5MHz,该系统还采用了PHILIPS公司推出的视频A/D芯片SAA7111,将电视信号转换为数字信号,并由FPGA作为控制器将数字信号存入RAM。讲述了FPGA在图像采集与数据存储部分的VerilogHDL模块的设计,并给出采集同步模块的VerilogHDL源程序。 相似文献
11.
12.
介绍了一种采用SoPC技术,适用于光照度不够均匀造成图像灰度过于集中环境下的视频处理与显示设计。该系统基于FPGA技术,通过将NiosⅡ软核处理器、用户自定义逻辑模块、存储器、I/O等集成到单块低成本的FPGA上,实现对解码芯片SAA7113H的初始化及配置、视频图像灰度信号直方图统计以及灰度均衡化的实时处理与显示。其设计灵活、可靠性高,并且降低了成本和功耗。 相似文献
13.
基于FPGA在当今数字电路开发中灵活高效的平台作用,提出一种基于Altera公司FPGA设计而实现的嵌入式实时图像显示接口方案。采用FPGA配置视频编码芯片TFP410,将图像信息通过HDMI物理接口发送到外部显示设备,为后续高级图像处理做准备。重点介绍了TFP410外围电路设计及I2C配置实现方法。在QuartusⅡ平台上,采用SignalTapⅡ逻辑分析仪对系统进行时序分析,并给出了试验图片。该设计方案可靠,易于升级,可满足视频显示系统对实时性的要求。 相似文献
14.
针对传统图像采集系统远程图像传输延时长和数据丢失的缺点,设计了一种基于ZYNQ芯片开发的实时视频采集与图像传输系统;系统具有两个采集通道,模拟视频信号通过BNC(bayonet neill-concelman)信号线接入设备并经过ADC(analog-to-digital converter)完成信号的数字化;利用主控芯片内部的FPGA资源部署并行处理单元完成对数字化图像数据的低时延处理;通过驱动片内AXI(advanced eXtensible interface)总线以DMA(direct memory access)的方式将数据传输至DDR3存储器中;利用芯片内部的双核ARM Cortex-A9处理器高性能,在采集设备上移植嵌入式Linux系统,搭建Gstreamer流媒体应用服务器端,实现整个采集系统复杂任务调度和图像数据远程网络传输;与传统单ARM或DSP处理器的图像采集系统相比,该系统具有FPGA的并行处理能力和高带宽的内部互联总线的优势,提高了图像数据处理速度,降低了图像数据由采集端到存储器的传输延时,提供了稳定远程图像传输功能,经实验测试该系统实现了每秒25帧的视频信号... 相似文献
15.
详细介绍了一种视频采集显示系统,针对视频处理常用的视频解码芯片输出的YCbCr4∶2∶2的视频格式,用FPGA实现串并转换,颜色空间转换,去隔行处理等算法,最后通过视频编码器ADV7123实现了RGB图像的输出. 相似文献
16.
如今,图像处理算法的复杂度越来越高,图像处理的数据量越来越大,图像处理的实时性显得十分重要。为了解
决图像预处理、视频流数据实时性存在的问题,给出了一种基于FPGA和OV5640以Sobel算子进行边缘检测的图像采集与处
理系统设计方法,FPGA将OV5640摄像头采集到的视频流数据传送至SDRAM,由Sobel算子模板处理后通过VGA显示视频
图像。该设计基于Intel公司的Cyclone IV系列FPGA芯片EP4CE10F17C8进行了验证。实验结果表明,基于FPGA和Sobel边
缘检测算法,使用流水线设计和乒乓操作,可实现视频流数据处理的实时性。 相似文献
17.
为弥补传统视频图像分割器抗干扰能力弱、帧率低、设计复杂等缺点,选取XILINX Zynq XC7Z035 FPGA 异构平台,并与SDI技术相融合,采用高清数字串行解码芯片TW6874对4路数字视频图像进行同步采集,输出BT.1120数据至FPGA,以实现4路视频分开显示。为满足视频图像的分辨率和帧率要求,首先对视频图像数据进行像素抽样,其次利用AXI4-Stream Data FIFO进行行输入缓存,处理数据灵活,便于拓展,为进一步集成算法提供了基础。AXI4-Stream Data FIFO每行960个数据产生s_axi_s2mm_tlast信号与AXI DMA进行握手,将数据缓存至DDR3 SDRAM中,缓存540行之后进行下一个缓冲区地址的切换,AXI DMA每路视频图像均有3个缓冲区,从而完成三缓存设计,保证视频图像无撕裂现象。最后将缓存数据输出至SMPTE SDI IP核进行显示。实验结果表明:该系统实现了4路SDI视频图像分割,系统资源占用少,且视频图像帧率高,层次明显,无撕裂、无失真现象。 相似文献
18.
介绍了一种基于FPGA的图像采集及处理系统实现方案,采用Altera公司的EP2C35系列现场可编程门阵列FPGA作为控制核心,完成了图像采集、存储、预处理及下位机实时视频合成、显示等功能;简介了各功能模块的实现方案,给出了软硬件实现要点及实验结果,系统末端Camera Link协议接口配合PCI图像采集卡将采集处理后的信号传送至上位机;在上位机端的Sapera CamExpert用户界面中以grab连续采集或snap单帧采集模式即可捕获下位机端送来的图像信号,从而实现了高速实时图像采集及处理。 相似文献