首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到18条相似文献,搜索用时 125 毫秒
1.
采用FPGA作为视频采集控制和图像处理芯片,配置NiosⅡ软核,在FPGA片内完成图像处理和图像显示控制,简化了硬件电路和软件程序的设计。在FPGA片内编写视频采集时序,并配置NiosⅡ控制软核,模拟视频数据经视频解码芯片输出ITU-RBT.656格式数据送入FPGA,通过时序控制和NiosⅡ软核把视频解码数据依序存储在SSRAM中,并进行裁剪、交织、颜色处理。  相似文献   

2.
介绍了一种基于FPGA与USB2.0的双通道实时数据采集与处理系统。该系统采用XC3S1200E芯片作为核心处理芯片,CY7C68013作为USB接口芯片,通过FPGA内部的控制模块控制A/D数据转换和USB的数据传输,并在FPGA内部完成数据的处理。实验证明,该系统基本能满足设计的要求。计算出所求粒子的直径。  相似文献   

3.
针对采用视频D/A处理器将LCD转VGA时出现的带宽不够,VGA显示器屏闪的问题,给出了一种采用FPGA结合视频D/A的显示控制器实现方法.该方法将处理器送出来的LCD视频数据放在SRAM中缓存,再按VGA的规格要求将数据读出并送至D/A转换成VGA格式的视频输出,整个处理流程由FPGA来控制,有效地解决了显示输出占用...  相似文献   

4.
基于FPGA的图像采集与VGA显示系统   总被引:5,自引:0,他引:5  
朱奕丹  方怡冰 《计算机应用》2011,31(5):1258-1261
针对传统的PCI图像采集卡的弊端,利用Altera公司的DE2开发平台,设计了基于现场可编程门阵列(FPGA)的图像采集与VGA显示系统。该系统以嵌入了NiosⅡ软核的可编程逻辑芯片FPGA作为控制器,以图像传感器、数字存储器、视频D/A转换器、VGA显示接口等作为FPGA外设,利用可编程片上系统(SOPC)技术实现对FPGA及其外设的编程与控制,最终实现对实时图像的采集、处理与显示。设计结果表明,利用SOPC技术实现的电子系统具有设计方法灵活高效、可移植性强、易于实现高速数据采集、通用性好等优势。  相似文献   

5.
针对CCD摄像头输出的模拟CVBS信号数据量大和现场可编程门阵列FPGA并行处理能力强的特点,提出了一种CCD摄像头+FPGA+ SDRAM+视频编解码芯片的采集与VGA显示系统设计方案.按照视频信号的处理过程,在FPGA中设计了I2C控制器,ITU656解码器、视频处理器、SDRAM控制器、色度空间转换模块和VGA显示模块,实现了对视频解码芯片的工作配置,视频数据的解析、处理、存储和显示.硬件验证结果符合设计要求.  相似文献   

6.
为了实现多路模拟信号的准确采集、记录和显示,设计了一种基于FPGA的多通道、多量程数据采集系统。该系统采用FPGA作为主控芯片,通过FPGA内部的控制模块控制A/D数据转换和UART接口数据传输,并在FPGA内部完成数据处理。FPGA与上位机之间采用RS-232串口实现数据通信,上位机采用Viusal Basic编写监控界面,实现远程控制和显示。该系统具有性能稳定、实时性强、操作界面友好、可扩展性强等特点。  相似文献   

7.
提出了一种在FPGA上实现视频图像处理器分系统与系统之间的数据串行通信设计方法,采用UART串行数据传输协议,传输波特率可设置调整,采用视频场同步信号作为发送器发送控制信号,实现视频图像处理的实时性要求。串口采用双口RAM实现与视频图像处理部分的异步通信。设计中大量采用参数化设计,使用灵活、通用性强,可实现FPGA与一般串口通信系统通信。设计程序下载到FPGA芯片中,通信数据完全正确,电路工作稳定、可靠。  相似文献   

8.
提出了基于FPGA的视频监控系统整体实现方案。首先介绍了在FPGA中设计I2C总线配置模块对视频处理芯片进行合理的配置,然后简单介绍了视频信号的处理过程。经过处理后的视频信号通过乒乓机制存储到SDRAM缓存,最后按照VGA的时序送到显示器正常显示。本设计采用Ver—ilogHDL语言编写程序,并用Modelsim软件进行仿真,采用ISE下载到Virtex-Ⅱ XC2VP30 FFG896开发板实现了视频监控功能。  相似文献   

9.
基于MC8051内核的便携幅频特性测试仪设计   总被引:1,自引:0,他引:1  
为满足实际工程应用的需要,研制了以嵌入式MC8051内核为核心技术的便携式幅频特性测试仪。系统以Xilinx公司生产的型号为XC3S400的FPGA芯片为硬件处理核心,以MC8051内核作为用户交互界面设计的控制核心。采用"正弦查找表IP核+D/A"的方式实现DDS技术并产生系统扫频信号,以异步FIFO作为FPGA与MC8051内核之间数据传输的缓存模块,同时采用TFT彩屏液晶进行显示界面设计。  相似文献   

10.
基于FPGA的高速图像采集系统的研究与实现   总被引:6,自引:0,他引:6  
介绍了以FPGA(FieldProgrammableGateArray,现场可编程门阵列)为核心芯片的高速图像采集系统的硬件结构和工作原理,图形采集频率可以达到13.5MHz,该系统还采用了PHILIPS公司推出的视频A/D芯片SAA7111,将电视信号转换为数字信号,并由FPGA作为控制器将数字信号存入RAM。讲述了FPGA在图像采集与数据存储部分的VerilogHDL模块的设计,并给出采集同步模块的VerilogHDL源程序。  相似文献   

11.
基于FPGA的双通道实时图像处理系统   总被引:5,自引:0,他引:5  
针对基于PC机式图像处理系统实时性不强,FPGA+DSP模式成本高、资源利用不充分、设计难度高等问题,设计了一种新的双通道实时图像处理系统.以一片FPGA芯片为核心处理器,利用红外热像仪和CCD摄像机采集视频图像,经AV视频线送至ADV7180完成视频解码,图像处理模块通过Verilog语言、内嵌DSP硬核以及Nios II处理器予以实现.实验表明,系统实时性强、图像处理效果良好,并具有成本低、设计简单、应用灵活等特点.  相似文献   

12.
介绍了一种采用SoPC技术,适用于光照度不够均匀造成图像灰度过于集中环境下的视频处理与显示设计。该系统基于FPGA技术,通过将NiosⅡ软核处理器、用户自定义逻辑模块、存储器、I/O等集成到单块低成本的FPGA上,实现对解码芯片SAA7113H的初始化及配置、视频图像灰度信号直方图统计以及灰度均衡化的实时处理与显示。其设计灵活、可靠性高,并且降低了成本和功耗。  相似文献   

13.
基于FPGA在当今数字电路开发中灵活高效的平台作用,提出一种基于Altera公司FPGA设计而实现的嵌入式实时图像显示接口方案。采用FPGA配置视频编码芯片TFP410,将图像信息通过HDMI物理接口发送到外部显示设备,为后续高级图像处理做准备。重点介绍了TFP410外围电路设计及I2C配置实现方法。在QuartusⅡ平台上,采用SignalTapⅡ逻辑分析仪对系统进行时序分析,并给出了试验图片。该设计方案可靠,易于升级,可满足视频显示系统对实时性的要求。  相似文献   

14.
针对传统图像采集系统远程图像传输延时长和数据丢失的缺点,设计了一种基于ZYNQ芯片开发的实时视频采集与图像传输系统;系统具有两个采集通道,模拟视频信号通过BNC(bayonet neill-concelman)信号线接入设备并经过ADC(analog-to-digital converter)完成信号的数字化;利用主控芯片内部的FPGA资源部署并行处理单元完成对数字化图像数据的低时延处理;通过驱动片内AXI(advanced eXtensible interface)总线以DMA(direct memory access)的方式将数据传输至DDR3存储器中;利用芯片内部的双核ARM Cortex-A9处理器高性能,在采集设备上移植嵌入式Linux系统,搭建Gstreamer流媒体应用服务器端,实现整个采集系统复杂任务调度和图像数据远程网络传输;与传统单ARM或DSP处理器的图像采集系统相比,该系统具有FPGA的并行处理能力和高带宽的内部互联总线的优势,提高了图像数据处理速度,降低了图像数据由采集端到存储器的传输延时,提供了稳定远程图像传输功能,经实验测试该系统实现了每秒25帧的视频信号...  相似文献   

15.
详细介绍了一种视频采集显示系统,针对视频处理常用的视频解码芯片输出的YCbCr4∶2∶2的视频格式,用FPGA实现串并转换,颜色空间转换,去隔行处理等算法,最后通过视频编码器ADV7123实现了RGB图像的输出.  相似文献   

16.
如今,图像处理算法的复杂度越来越高,图像处理的数据量越来越大,图像处理的实时性显得十分重要。为了解 决图像预处理、视频流数据实时性存在的问题,给出了一种基于FPGA和OV5640以Sobel算子进行边缘检测的图像采集与处 理系统设计方法,FPGA将OV5640摄像头采集到的视频流数据传送至SDRAM,由Sobel算子模板处理后通过VGA显示视频 图像。该设计基于Intel公司的Cyclone IV系列FPGA芯片EP4CE10F17C8进行了验证。实验结果表明,基于FPGA和Sobel边 缘检测算法,使用流水线设计和乒乓操作,可实现视频流数据处理的实时性。  相似文献   

17.
为弥补传统视频图像分割器抗干扰能力弱、帧率低、设计复杂等缺点,选取XILINX Zynq XC7Z035 FPGA 异构平台,并与SDI技术相融合,采用高清数字串行解码芯片TW6874对4路数字视频图像进行同步采集,输出BT.1120数据至FPGA,以实现4路视频分开显示。为满足视频图像的分辨率和帧率要求,首先对视频图像数据进行像素抽样,其次利用AXI4-Stream Data FIFO进行行输入缓存,处理数据灵活,便于拓展,为进一步集成算法提供了基础。AXI4-Stream Data FIFO每行960个数据产生s_axi_s2mm_tlast信号与AXI DMA进行握手,将数据缓存至DDR3 SDRAM中,缓存540行之后进行下一个缓冲区地址的切换,AXI DMA每路视频图像均有3个缓冲区,从而完成三缓存设计,保证视频图像无撕裂现象。最后将缓存数据输出至SMPTE SDI IP核进行显示。实验结果表明:该系统实现了4路SDI视频图像分割,系统资源占用少,且视频图像帧率高,层次明显,无撕裂、无失真现象。  相似文献   

18.
介绍了一种基于FPGA的图像采集及处理系统实现方案,采用Altera公司的EP2C35系列现场可编程门阵列FPGA作为控制核心,完成了图像采集、存储、预处理及下位机实时视频合成、显示等功能;简介了各功能模块的实现方案,给出了软硬件实现要点及实验结果,系统末端Camera Link协议接口配合PCI图像采集卡将采集处理后的信号传送至上位机;在上位机端的Sapera CamExpert用户界面中以grab连续采集或snap单帧采集模式即可捕获下位机端送来的图像信号,从而实现了高速实时图像采集及处理。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号