首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到17条相似文献,搜索用时 171 毫秒
1.
针对步进频ISAR实时成像,本文首先探讨了ISAR成像的基本原理与信号处理流程,然后结合TMS320C6678平台,通过充分利用IPC和Semaphore实现多核同步,并进行合理的任务划分,提出了一种基于多核并行处理的实时成像方案。最后对仿真数据的处理,验证了本文所提方案的实时性与有效性。  相似文献   

2.
基于DSP的100Gb/s DP-QPSK系统研究   总被引:1,自引:0,他引:1  
阐述了CO-OFDM和DSP的基本原理,利用OptiSystem和Matlab软件设计了基于DSP的高速实时信号处理研究平台,实现了100Gb/s DP-QPSK系统的单模光纤传输实验.利用DSP模决对接收信号进行处理,结果表明DSP在高速信号处理的精准性、实时性具有很大的潜力,DSP处理后的星座图非常理想,数据传输误码率接近为零.  相似文献   

3.
80年代初,数字信号处理(DSP)在合成孔径雷达(Synthetic Aperture Radar,简称SAR)实时成像处理中得到了应用,随着SAR技术的发展,对实时成像处理器的数据处理能力提出更高要求。本文介绍了如何设计出高速并行信号处理平台来满足SAR系统对实时成像处理器的要求,并给出基于该平台实现合成孔径雷达距离向脉冲压缩的实例。  相似文献   

4.
SAR成像具有数据率高、数据量大、算法复杂、处理实时性较难保证的特点。目前随着大容量、高速并行计算机技术的迅速发展,成像雷达信号处理实时性问题的研究获得了很大的发展。介绍了一种基于ADSP-TS201实时信号处理系统的体系结构和SAR实时成像算法流程,最后通过试验论证了该方法的正确性。  相似文献   

5.
在视频处理中,随着视频信号分辨率和帧率的提高,不仅需要提高信号处理算法性能,还需要非常灵活的体系结构,以便能够高效实时地处理视频信号。提出了一种专为高分辨率、高帧率的视频信号处理而设计的高速处理平台,采用了多DSP+FPGA的方案,系统中,FPGA和中心节点DSP要对图像信号进行协作处理,FPGA负责图像信号的采集和预处理,DSP芯片负责图像信号数据转发、后处理和输出,高速度、高容量、高性能的结构特点可轻松应对高速的视频信号、图象的采集处理分析。  相似文献   

6.
针对合成孔径雷达实时成像处理中数据量大、数据吞吐率高、成像算法实现复杂等特点,设计了适合于无人机载SAR实时信号处理系统的硬件平台和实时信号处理算法流程。该信号处理系统包括一块带有AD采集功能的接口板和两块以TS201为核心处理器的信号处理板。考虑到实时性要求和无人机平台的不稳定性,设计了一种结合惯导和回波数据进行运动补偿的改进型RD成像算法。在无人机平台上成功稳定地实现大面积连续实时成像,证明信号处理系统稳定可靠,实时信号处理算法可行。  相似文献   

7.
《无线电工程》2016,(11):71-74
针对基于CPCI或VME构建的雷达信号处理系统数传和处理能力的瓶颈,提出了一种以TI公司多核DSP TMS320C667x为核心处理器、基于VPX架构的高端高速雷达实时信号处理系统,介绍了系统的软硬件架构设计、电气结构设计、背板拓扑结构设计以及在雷达SAR成像处理模式、单脉冲处理模式的应用软件设计。工程应用中的测试结果表明,该系统具有比传统信号处理系统更高的处理性能和与高性能相匹配的高速数传网络,应用前景广阔。  相似文献   

8.
距离多普勒算法是合成孔径雷达成像的一种经典方法。随着信号处理性能需求的逐步提高,多核并行处理器已经逐步发展起来,如TI的C6678处理器为8核DSP。在多核DSP实现成像算法时,多核多线程设计、多核任务分配、计算传输平衡等问题是影响性能的关键问题。采用数据并行的方式实现并行设计框架。针对距离多普勒算法的特点,设计收数同时脉压、8核协同处理大点数脉压,以及每个核独立处理小点数任务等多种并行方式。通过基于多核DSP的并行设计,大大提高了距离多普勒算法的处理性能。  相似文献   

9.
并行计算是实现高性能计算的一个重要发展方向。随着信号处理、通信等领域对处理能力需求的不断提升,DSP的并行开发技术也得到了较快发展。多器件并行和片上多核的方法可以有效提高处理性能。多核并行处理相对于传统单核DSP要进行多任务并行设计,使系统设计更加复杂。文中在探讨了利用8核处理器进行信号处理开发的关键技术的基础上,采用Round—Robin方式设计了一种多核并行信号处理模式,并对多核的同步、Cache一致性、任务并行分配等进行了论述。  相似文献   

10.
研究了基于信号处理单元(SPU)平台的雷达信号处理技术,结合某雷达系统需求,采用高性能双数字信号处理器(DSP)和现场可编程门阵列(FPGA)的SPU硬件处理平台实现雷达信号处理,使用串行设计技术提高雷达信号处理的实时性、通用性、可靠性,同时减少信号处理的硬件设备量。实验结果验证了基于单块SPU雷达信号处理的可行性。  相似文献   

11.
针对地基天文光电观测系统获取图像数据量大、实时处理难度高等特点,设计并实现了以高可靠CPCI工控机为平台、基于FPGA+双DSP TMS320C6455的实时信息处理机。详细介绍了实时信息处理机硬件结构,深入分析了实时信息处理机的设计特点。针对实时信息处理机实时图像获取和实时图像处理的主要任务,重点描述了工程实现过程中图像获取及处理流程、弱小目标检测算法实现、DSP任务分割和速度优化等。外场实验及大量实测数据处理结果验证了该处理机的实时性和处理能力,满足了天文光电观测系统的要求,为高分辨率图像的处理运算提供了可靠的硬件平台。  相似文献   

12.
介绍了由8片TS101构成的分布式并行信号处理机的系统结构、硬件设计、任务分配和软件流程,最后给出了DSP程序加载技术,对比G4DSP分析了性能。该信号处理机已研制成功,具有运算能力强大,I/O带宽,功耗低,性价比高,可改变拓扑结构的特点,可应用于实时信号处理和数据处理。  相似文献   

13.
郭灏  王琪  宋聪聪  吴冬  齐东浩  郭鑫 《红外》2023,44(11):36-41
针对实时高效处理经纬仪交会数据的问题,提出了一种基于改进分布式处理平台的实时测角数据对齐及异步计算方法。分析了交会算法的耗时原理。根据交会数据实时性高、对时间复杂度过高的算法应用困难的特点,利用分布式平台对实时测角数据进行异步处理,并改进了传统同步交会数据处理流程。试验结果表明,改进分布式平台处理数据效率高,性能稳定,能够满足高时间复杂度算法的嵌入和实时处理需求。  相似文献   

14.
李娜  高博  谢宗甫 《电子科技》2022,35(2):7-13
异构多处理器的高效性和可靠性能够满足日趋复杂的信号处理任务需求,因此分层异构系统已成为信号处理平台的发展趋势.为提高平台强实时性并解决高吞吐量的问题,文中对分层异构信号处理平台的软硬件模块及架构进行了研究,并采用有向无环图对组件任务及硬件资源进行建模.将已提出的调度算法按照任务类型、调度目标、调度过程和研究方法进行分类...  相似文献   

15.
基于DSP的雷达通用并行信号处理平台   总被引:3,自引:0,他引:3  
陈志勇  陈坤  黎湘 《现代雷达》2005,27(8):43-45
介绍了由8片ADSP_ts101构成的雷达通用并行信号处理平台,并详细分析了此并行信号处理平台的内部结构特征。该平台具有运算能力强、10带宽大、通信手段多样、拓扑结构清晰以及通用性强等优点。在此平台的基础上通过对信号处理算法的并行设计,以及对处理任务的合理分配,实现了高速实时雷达信号处理。  相似文献   

16.
主机与CPCI总线通用信号处理板的通信   总被引:1,自引:0,他引:1  
针对现代雷达信号处理,介绍了CPCI总线信号处理板与主机间的通信方法,分析了Win2000下WDM驱动程序的开发。借助Win2000操作系统,灵活组建了多板卡通用信号处理平台,可以满足不同信号处理任务需求。最后,结合SAR成像应用给出了一个使用实例。  相似文献   

17.
在高密集复杂雷达信号环境下,雷达信号分选实时性是信号处理的一项关键技术,也是电子战领域一个有待提高的关键课题。利用高性能数字信号处理器(DSP)和现场可编程门阵列构建了一种双DSP信号分选硬件平台,极大地减少了分选的时间开销和分机系统的体积。实验结果表明,此方法极大地提高了信号分选的实时性。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号