首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 15 毫秒
1.
基于逻辑设计的光纤通信8B/10B编解码方法研究   总被引:14,自引:1,他引:14  
本文研究了8B/10B编码中的内在相关性,并在此基础上提出一种基于逻辑设计的编、解码方法,以达到简化实现结构,用于大规模集成电路设计的目的。仿真结果证明本方法的逻辑运算量小、速度快、可靠性高。同时根据仿真需要,采用0.25μmCMOS工艺制作了编解码芯片中TSPC结构D触发器,其电路面积仅为200μm2。经测试,芯片的工作频率可从150MHz一直到2.37GHz。在50欧姆负载条件下,2.37GHz时钟的二分频信号的电压峰—峰值为1.58V,信号占空比为49%,相位抖动为4ps rms。该测试结果为采用本方法设计不同速率的超高速编解码芯片奠定了基础。  相似文献   

2.
RS232/RS485串行通信转换器电路   总被引:2,自引:0,他引:2  
王震  廉哲 《电子世界》2003,(1):55-56
<正> 对于大多数分布式控制系统来说,其通信距离一般为几十米到几千米不等,RS232接口不能满足此类系统的要求,目前广泛采用是的RS485收发器。RS485收发器采用平衡发送和差分接收,具有抑制共模干扰的能力,而且RS485收发器具有很高的灵敏度,能检测低达200mV的电压,因此,传输信号  相似文献   

3.
一种新的光纤通信8B/10B编解码实现方法研究   总被引:5,自引:0,他引:5  
本文研究了8B/10B编码规则及其内在相关性,提出了一种查表和逻辑运算相结合的新的8B/10B编、解码方法,具有运算量小、编解码同步好、速度快、可靠性高等优点。该方法通过硬件描述语言Verilog HDL实现编解码算法的描述,并通过高性能的FPGA器件进行仿真和综合,实现了具体的硬件电路,并验证了设计方法的有效性和可行性。采用该方法可实现不同速率的高速8B/10B编解码模块或芯片的设计。  相似文献   

4.
研究了8B/10B(8 bit/10 bit)编码规则及其内在相关性,提出了一种简单实用的8B/10B编码器的实现方法,具有运算量小、速度快、可靠性高等优点.该方法通过硬件描述语言Verilog HDL实现编码算法的描述.并通过高性能的FPGA器件进行仿真和综合,实现了具体的硬件电路,并验证了设计方法的有效性和可行性.  相似文献   

5.
串行通信RS232/RS485转换器   总被引:12,自引:0,他引:12  
文章介绍了美国德州仪器公司生产的一种RS485接口芯片SN75LBC184的主要特点和功能,给出了一种低成本、带光电隔离的RS232/RS485转换器的设计电路。该转换器电路结构简单,工作可靠,能满足大部分工业现场控制场合的使用要求。  相似文献   

6.
本设计是基于RS485总线的多机通信系统。本设计是利用51系列单片机模拟RS485多机通信,系统由一个主机和两个从机组成,从机的地址是可以通过拨码开关设置进而可以表示多个从机。在本设计当中主从机之间采用modbus的03指令进行通信,从机读取的值是18B20的温度数据,通过485总线传给主机,主机显示读取从机温度的值,同时从机也显示自己采集到的温度的值。  相似文献   

7.
该文根据有限状态机模型,采用Cariolaro算法(1983)即状态转移矩阵求解法分析了千兆以太网中8B/10B线路码的功率谱,给出了P=0.5时的闭合解析式及功率谱曲线。  相似文献   

8.
白曦  王俊 《数字通信世界》2020,(2):80-80,28
随着航空电子技术的发展,航空电子系统功能和复杂度不断增加,目前普遍采用主控计算机和多个功能设备配合完成航空电子系统的系统控制,主控计算机和外部从设备之间的交互越来越多,提高通信可靠性的重要度不言而喻。RS485总线是一种常用的多通道总线,具有分是复用的特点,在航空领域有着广泛的应用。然后收外部噪声和电磁干扰等因素影响,RS485总线在数据传输过程中存在数据丢失或相应慢等问题,影响了通信的可靠性。本文提出的基于RS485总线的主从通信方法,通过设置通信状态机保证了通信的可靠性。  相似文献   

9.
唐兴  唐宁 《电子器件》2011,34(2):210-214
在目前的高速串行数据传输中广泛采用的是8B/10B编解码,为了达到简化实现结构,用于大规模集成电路的目的,研究了现有各种不同的8B/10B编解码的特点和内在相关性,并在此基础上介绍了用一种VHDL设计8B/1B编码逻辑描述的方法,将其设计成专用集成电路或嵌入到FPGA中,构成一个逻辑运算量小,速度快,可靠性高的IP核,最后给出在Altera公司软件平台Quartus Ⅱ上进行的EDA综合仿真结果。该测试结果为采用本方法设计不同速率的超高速编解码芯片奠定了基础。  相似文献   

10.
8B/10B编码对高速传输的影响分析   总被引:1,自引:0,他引:1  
研究了8B/10B编码的编码原理以及其内在特性。同时结合8B/10B编码的主要特点分析了其对PCIE等高速串行总线数据传输特性的影响。分析了利用编码的不一致性检测数据传输中的任意单个错误,并通过CRC校验提高系统的多错误纠检错能力。通过仿真PCIE于2.5Gb/s的时钟下传输不同类型的数据来分析8B/10B编码利用DC平衡特点,解决AC耦合工作模式下低频数据失真与传输速度之间的矛盾。  相似文献   

11.
针对目前高速通信中对高速率和低误码率的要求,本文设计并实现了一种具有纠错功能的8B/10B新型算法结构,输入数据先经过(7,4)BCH编码电路进行编码后再送入8B/10B编码器中进行编码,8B/10B编码电路采用数据码组和特殊码组并行编码结构实现。编码器通过Cadence的NCVerilog进行功能验证,完成电路仿真与实现。仿真结果表明,该电路可以正确实现8B/10B编码并具有纠正一位错码的能力。通过Synopsys的Design Compiler工具在SMIC 65nm工艺下进行综合,该编码器可达到在1GHz工作频率下占用逻辑资源面积为344μm2,具有运行速度快、占用逻辑资源小、误码率低的特点。  相似文献   

12.
在RS485总线中,主机和从机通常使用固定的波特率进行通信;而在实际应用中,波特率的大小和传输的距离是成反比的,波特率越高传输的距离越短,误码率增加越大。为避免波特率过高通信不可靠的问题,根据硬件波特率自适应的机制,文章采用从机数量来计算最优的波特率的方式进行主从机通信。经过实验验证,可提高RS485通信系统的稳定性。  相似文献   

13.
8B/10B直流平衡编码是一种高性能的串行数据编码,该编码方式被应用于SATA高速串行总线中,本文针对SATA2.0协议中8B/10B编解码提出了一种新的设计方法,该方法具有速度快,运算量小、可靠性高等特点,此设计用Verilog HDL语言实现,并用MODELSIM仿真软件进行了仿真测试。  相似文献   

14.
李宥谋 《电讯技术》2005,45(6):26-32
本文介绍了8B/10B编码技术,提出了一种简单、实用的8B/10B编码器的实现方法,并且采用Verilog语言设计了一种通用的软核。通过在FPGA器件上进行测试,电路稳定、可靠,可直接嵌入到需要8B/10B编码功能的收发器电路中。  相似文献   

15.
本文讨论了Manchester码在RS422/RS485网络的无极性接线设计中的应用及其在可编程器件实现的原理、方法。  相似文献   

16.
应建华  黄萌  赵江平 《半导体技术》2007,32(12):1069-1072
设计了一种基于RS485/RS422通信协议的多速收发器.该收发器可选择三种通信速度,并对应不同的通信距离,具有失效保护、过温过热保护、热振荡保护、迟滞比较、限摆率、短路电流限制和通信编码纠错等功能,能有效防止EMI的影响,总线上可以同时驱动256个负载.测试结果表明,在通信速度为10 Mb/s,500 kb/s和115 kb/s时,上升时间分别为33 ns,663 ns和2580 ns,摆率满足RS485/RS422协议要求.该收发器已经成功批量生产,大大扩宽了RS485/RS422协议芯片的应用范围.  相似文献   

17.
8B/10B编解码的IP核设计   总被引:2,自引:0,他引:2  
研究了8B/10B编码的编码特点和内在相关性,并在此基础上介绍了一种用Verilog HDL设计8B/10B编解码逻辑描述的方法,将其嵌入到FPGA中或设计成ASIC,可构成一个资源使用少、速度快、可靠性高的IP核.文中着重介绍8B/10B编解码总体设计方案,详细描述其内部工作原理和实现.最后给出在Altera公司软件平台QuartusⅡ上进行EDA的综合和仿真结果.  相似文献   

18.
用自制RS485/RS232转换器实现PC机和单片机之间的串行通信   总被引:2,自引:0,他引:2  
RS485是一种具有高抗干扰能力、适用远距离通信的串行通信方式。作在电参数测试仪的设计中,采用自制的RS485/RS23转换器实现了单片机和PC机之间的高速、远距离、高可靠的通信。中详细叙述了单片机和PC机之间硬件接口电路的设计、RS485/RS232转换器的制作,以及软件设计时必须注意的一些问题。  相似文献   

19.
文章将RS码与Modbus串行通信模块整合,通过Simulink仿真验证通信策略的可行性,利用Vivado软件设计出基于RS码的串行通信电路,并在FPGA开发板之间完成通信实验,结果表明将RS纠错码应用于串行通信传输过程能有效降低通信误码率,一定程度上解决了通信干扰下传输的失真问题,从而提高通信系统的抗干扰能力。  相似文献   

20.
在分析8B/10B编解码规则和输入信号与对应数据间逻辑关系的基础上,提出了一种新的编解码和游程值计算方法,完成了编解码电路的可综合Verilog HDL语言设计,并在Quartus Ⅱ和ModelSim软件环境下实现了电路综合及仿真。仿真结果表明,该方法与现有8B/10B编解码方案相比,最大工作频率显著提高,资源占用相对较少且可靠性得到增强。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号