共查询到17条相似文献,搜索用时 78 毫秒
1.
基于通用DSP的视频解码器的优化实现 总被引:1,自引:0,他引:1
随着多媒体和网络技术的发展,视频监控、智能手机等嵌入式系统得到了广泛应用。嵌入式平台资源有限,结构特殊,加上视频解码计算复杂,导致嵌入式平台上视频解码器的优化实现难度大、周期长。基于TMS320C6416通用DSP平台,给出了一套完整的移植优化方法,该方法依次从算法级、结构级和代码级进行优化,实现了解码速度快、恢复视频质量好的MPEG-4解码器。测试表明,该解码器可以对D1视频进行两路以上实时解码,本文方法典型、有效,对于通用芯片上编解码器的移植优化具有参考意义。 相似文献
2.
给出基于TMS320DM642实验平台的MPEG-4网络实时编码实现方法,阐述了系统实现结构框图,在分析DM642特点的基础上,讨论了网络视频编码器的实现和优化策略,并给出了较好的实验结果。 相似文献
3.
双核DSP BF-561上XGA视频编码的实现 总被引:2,自引:0,他引:2
主要介绍在双核BF-561处理器上通过一种并行算法实现XGA分辨力的MPEG-4视频编码器.首先介绍了BF-561双核之间的通信与同步的实现.然后介绍了XGA分辨力MPEG-4算法的实现和优化.最后说明了MPEG-4编码器在双核上的任务分配,调整了数据传输和内存分配,并通过多项优化,实现了XGA图像的实时编码,编码速度达18f/s(帧,秒). 相似文献
4.
5.
本文介绍了一种基于嵌入式的MPEG-4视频解码器,系统基于ADI BF533的软解码的方式实现将输入的MPEG-4码流转换成PAL/NTSC制式的电视信号输出,并针对BF533做了代码上的优化。 相似文献
6.
H.264是由ITU-T和ISO联合制定的新一代视频编码标准,具有低码率、高质量的特点。TMS320C64x是美国德州仪器公司目前性能最高的定点数字信号处理芯片。该文在介绍H.264编码器新的技术特点的基础上,探讨了基于TMS320 C6416 DSP平台的H.264编码器的设计和实现。文章讨论了该编码器的硬件平台的结构特点及多种代码移植和优化方法,着重介绍了如何在C64x扩展指令集的基础上对程序的关键耗时模块进行优化,以及在实现过程中如何根据程序流和数据流的运转特征,使用EDMA进行资源调度,合理地分配和利用DSP有限的存储资源。试验结果表明,通过有效的优化手段,该编码器在保持较高的图像质量和压缩效率的同时,在QCIF格式下达到了实时编码效果,可以适用于多种实时应用场合。 相似文献
7.
8.
用数字信号处理(DSP)实现视频图像的压缩编码应用灵活、扩展性好,可以克服专用芯片视频编码器和现场可编程门阵列(FPGA)视频编码器的一些局限性,有广泛的应用前景。论述了基于DSP64XX的视频编码器硬件平台,着重分析了编码器外部存储器高速数字信号的信号完整性问题,对数据线、地址线的信号传输波形进行了仿真、分析,并详细阐述了DSP视频编码器软件框架结构和软件优化策略。该编码器已在工程中广泛使用,性能稳定可靠。 相似文献
9.
10.
介绍一种基于MPEG-4的视频压缩编码卡。该板卡为4路的编码PCI卡,将采集到的模拟视频图像以MPEG-4的方式进行压缩处理。使用标准PCI2.2的规范,完成有CPU控制板与编码PCI卡之间的通信,使CPU控制板通过一块桥芯片可以访问编码芯片内部寄存器,读出编码芯片压缩的MPEG-4的视频压缩流、音频压缩流。从而使压缩的MPEG-4数据完成远程传输或本地存贮。另一个是完成视频预览功能。该板卡为实现远程实时监控提供了必要的硬件设备,他以最新的MPEG-4压缩方式进行编码,对整个数字监控系统和视频网络传输系统提供了最优化的硬件设计,使视频数据数字化管理更加方便、可靠,也使整个系统在市场竞争中更具有活力。 相似文献
11.
简单介绍了利用TMS320C62和TM-1300 DSP芯片进行MPEG-4视音频实时压缩的方法,并通过监控系统实例介绍了压缩系统的实现框图. 相似文献
12.
13.
14.
15.
介绍了MPEG-4视频压缩标准及视频采集、编码原理,以数字信号处理芯片DSP TMS320C6211构建平台.设计了应用于矿山救援应急多媒体通信中,基于IP传输的MPEG-4视频编码器硬软件,重点讨论算法优化方法.并给出实际应用结果。 相似文献
16.
基于DSP的现场级数字消防系统 总被引:1,自引:0,他引:1
分析了数字化消防系统的特点,针对消防现场的特殊需求,主要解决了红外图像的压缩算法和红外视频编码方案设计;设计了无线通信的主动和被动两种通信模式,以克服恶劣工作环境的限制;重点阐述了CPLD+DSP方式的硬件系统,简要介绍了系统的软件结构. 相似文献
17.
本文介绍了在TI C64x DSP平台上实现MPEG-4 Simple Profile视频编码器的算法设计与优化方法。算法上,重点对运动估计进行了改进及优化,在图像质量(PSNR)损失较小的情况下,大大降低了计算复杂度。根据C64x DSP的特性,对整个编码器的程序结构和主要计算模块进行结构级的优化,主要包括增强存储器访问效率及提高代码并行性。实验结果表明,对CIF大小的视频序列,该编码器具有100fps以上的编码速度,可以在C64x DSP上实现多路视频编码。 相似文献