共查询到20条相似文献,搜索用时 125 毫秒
1.
2.
本文就ADSP-2181的基本结构与性能做一简要介绍,然后根据我们开发的一种数据采集处理卡,介绍一下ADSP-2181在实际中的应用,最后就应用该信号处理器中所应注意的一些问题谈几点体会。 相似文献
3.
详细介绍了一种非特定人的数码语音识别算法:连续距离密度分段概率模型(CDD-SPM),同时给出了基于ADSP2181 DSP芯片的语音识别模块的实现方案。 相似文献
4.
ADSP2181与液晶显示模块SMC1602B的接口设计 总被引:1,自引:0,他引:1
本文介绍了字符式液晶显示模块SMCl602B的工作原理及其应用,重点对ADSP2181与SMCl602B的软硬件接口进行了设计,较好地解决了两者速度匹配问题,实现了液晶显示。 相似文献
5.
6.
ADSP-2181有两个串行口,外加8位和16位并行DMA口,使重新可编程系统设计易于实现。 ADSP-2181是一个具有80K字节片内随机存取存储器(RAM)的16位定点重新可编程数字信号处理器(DSP),比现有的其它任何一种通用定点DSP性能更为优越。全集成RAM和片内外围设备最大限度地提高了片内的性能,取消了对片外SRAM的需求。这样就极大减低了费用(在这个具有价格竞争力的处理器中,额外的存储器 相似文献
7.
本文在简介目前浮点运算功能最强的浮点DSP芯片ADSP21060以及定点DSP芯片ADSP2181的结构和发基础上,具体阐述了应用这两种芯片构成基于PCL总的多媒体通信卡的设计原理,并展望了这一系统设计的前景。 相似文献
8.
9.
介绍了ADSP2181的IDMA端口的工作原理和定时关系。分析了用IDMA端口作为多处理器之间通信口的方法,给出了用双片ADSP2181构成的高速信号处理系统的硬件逻辑电路和IDMA端口通信控制软件的编程例子。该系统在某无线通信设备中的实际应用表明其是一个优良的方案。 相似文献
10.
11.
12.
利用4片ADSP2l160处理器设计雷达高速并行信号处理板,整板的峰值运算能力达2400MFLOPS,板间数据吞吐量达1280MBytes/s,基于该信号处理板易于构成完整的高性能并行信号处理系统。运用高速电路设计方法设计电路,进行了信号完整性分析和仿真。 相似文献
13.
为了缩短信号处理系统的研发周期,需要一个通用的信号处理硬件平台,只通过设计软件就可以满足不同雷达系统的需求。采用高性能DSP和FPGA为主要芯片设计通用信号处理板,多片DSP通过链路口及总线共享的方式,可以同时进行数据的交互和处理,运算能力强。 FPGA与DSP之间也具有链路口及总线通道,可以将多种接口形式的数据通过转换与DSP进行数据交换。 DSP和FPGA相结合既满足了信号处理的数据处理能力,又拥有多种数据接口方式,适合不同雷达系统信号处理的应用,具有一定的通用性。 相似文献
14.
文章介绍了以CDROM作为大容量只读数据存储设备的嵌入式系统的设计方法 ,并通过汽车导航系统中的具体应用介绍了其软硬件的实现。 相似文献
15.
16.
文章介绍了一种 5 0MHz采样频率 ,10bit流水线结构的模数转换器。它采用沟道调整技术设计放大器和偏置电路 ,以减小电流失配 ;采用开关电容和动态比较器以降低功耗。该模数转换器适合应用于高速的视频系统。 相似文献
17.
18.
基于CSoC芯片的嵌入式以太网接口设计 总被引:4,自引:0,他引:4
文章介绍了Triscend公司的CSoC(可配置片上系统 )芯片TE5 0 2为基础的嵌入式系统与10M以太网控制器芯片RTL80 19AS的硬件接口电路的实现和编程方法。该系统不仅性能高且价格便宜 ,具有良好的发展前景。 相似文献
19.
20.