共查询到16条相似文献,搜索用时 156 毫秒
1.
张春英 《北京电力高等专科学校学报(自然科学版)》2012,29(4)
卡诺图化简法又称为图形化简法。该方法简单、直观、容易掌握,因而在逻辑设计中得到广泛应用。我们要掌握化简原则,多加练习,运用自如。 相似文献
2.
何汝盛 《广东工业大学学报》1994,(2)
本文在传统卡诺图的基础上导出一种新型卡诺图,定义为点线卡诺图.并举出应用实例.这种卡诺图,用点和线表示变量或变量组合;它的应用更广泛,它使化简等过程关系更清楚.结果更直观. 相似文献
3.
一种新的卡诺图化简法 总被引:1,自引:0,他引:1
设计了一种新的卡诺图化简方法,可以对七变量及以上的逻辑函数进行化简.这种新卡诺图化简法化简逻辑函数不是采用画包围圈的办法,而是先用新卡诺图来判断哪些标“1”的单元是逻辑相邻的单元,然后再把任何2^m(m=0,1,2,…,n)个标“l”的逻辑相邻单元所对应的最小项项号所对应的二进制数集中到一起,把变量取值保持不变的变量保持下来,把变量取值发生变化的变量去掉,剩下的变量之“与”就是这2^m个逻辑相邻单元化简后的乘积项,这种方法对化简任意变量的逻辑函数都适用。 相似文献
4.
5.
本文是在轴式卡诺图的基础上,应用数学模型,借助计算机对多变量逻辑函数进行化简,并对同一实例应用不同方法进行化简并且通过比较,显示出不同方法的各自特色.同时也证实了,根据轴式卡诺图的特点所提供的数学模型是正确的,为用计算机辅助化简多变量逻辑函数提供了一种新的方法. 相似文献
6.
雷升印 《武汉理工大学学报(信息与管理工程版)》2001,23(2):7-9
针对多输出逻辑函数,建立了一种规范化的共卡诺图化简沦。该化简法要求用一张卡诺图表示多输出逻辑函数,使得它们的共享部分在几何上相互重叠,为辨识共类共享最小项和合并提供了方便。以实例说明了共卡诺图化简法的应用,展示了该方法化简多输出逻辑函数简洁明快的特色。 相似文献
7.
李惠英 《浙江水利水电专科学校学报》2008,20(3):91-94
代数化简法可化简任意逻辑函数,但目前尚未形成一套完整系统的方法,没有一个固定的步骤可遵循,具有一定的试探性。能否尽快合理地对逻辑函数进行化简,很大程度上取决于化简者的经验、技巧、洞察力及对公式掌握与运用的熟练程度,特别是经验、技巧,如增加冗余项、配项等,一直以来是教师教学与学生学习的一个难点。将代数化简法与卡诺图化简法有机结合起来,借助卡诺图化简法,对代数化简法的应用经验与技巧作了剖析,做到有章可循。 相似文献
8.
翟俊祥 《西安建筑科技大学学报(自然科学版)》1998,30(2):183-185,188
通过实例介绍了用降维卡诺力表示和化简逻辑函数的方法,由于卡诺图的规模大为减小,从而有效地扩展了卡诺图的实用范围。 相似文献
9.
基于逻辑电路的设计中经常涉及到用卡诺图化简逻辑函数的过程,给出了利用次态卡诺图设计逻辑电路的方法及不同触发器的状态方程在次态卡诺图上的表示,并举例加以说明。 相似文献
10.
龙忠琪 《浙江工业大学学报》1984,(1)
文中提出了一种化简逻辑函数的新方法——代码化简法。这种方法的要点是,将与或逻辑式中各乘积项分别编成人们熟知的八个十进数字代码,这些代码可以按照一些简单的规律进行运算,运算的结果即是逻辑函数的最简式。这种方法既具有卡诺图化简法简单直观的优点,又具有表达式化简法不太受变量数目限制的优点。 相似文献
11.
该文根据动态卡诺图的原理,提出了异步时序电路设计的新方法-基于覆盖技术的异步时序电路设计法。该方法采用α,β覆盖,不仅可通过卡诺图直接得出整个电路的次态方程,而且与传统的异步时序电路设计方法相比,成本更低、功耗更低、延时更少。 相似文献
12.
介绍了在时序电路设计中应用卡诺图进行逻辑函数化简时的一种简捷方法,按本方法化简设计出的电路可以满足所用触发器和门电路数目最少以及触发器和门电路输入端数目最少的“最简”要求。方法易于掌握,使用方便。 相似文献
13.
马梅林 《河北工程大学学报(自然科学版)》1993,(3)
逻辑函数表达式是描述数字电路输出输入关系的数学模型,逻辑函数的化简是分析和设计数字电路的重要步骤之一。目前,用卡诺图化筒逻辑函数仍是最常用的方法。作者用变量取值组合所构成的矩阵引出卡诺图;方法是将全部变量分成两组,各纽按只有一个变量取值不同的顺序排成一行和一列,得到的矩阵就是卡诺图。与现行的用最小项概念引出卡诺图的方法相比,理论性强,方法简便,特别是在多变量卡诺图的画法上,具有更明显的优越性。本文是工程数学应用于数字电路的一个突破。 相似文献
14.
在组合逻辑电路中竞争是一种特有的现象,该现象是由同一输入信号经过不同的逻辑门电路后到达同一终点时产生的延迟时间差造成的,而竞争现象的发生往往容易引起冒险现象的发生。因此,在对组合逻辑电路进行设计时,应尽量避免电路中出现竞争冒险现象,因为它会导致组合逻辑电路在逻辑设计上虽然准确无误,但是会在实际的调试运行过程中得到错误的结果。文章在对竞争冒险现象产生的原因,识别方法分析的基础上,介绍了一种简单易操作的卡诺图法来识别和清除竞争冒险现象。 相似文献
15.
任骏原 《长春邮电学院学报》2011,(4):332-338
为了克服目前在保持右移移位寄存器内部结构不变的基础上只求解第1位触发器的激励函数设计方法的局限性,分析了扭环形计数器工作时的状态转换过程,提出在不改变右移移位、取反循环移位的状态变化规律时可对任何一位触发器的激励函数进行逻辑修改的设计方案,给出了在次态函数卡诺图上进行激励函数最小化求解与检查无效状态所赋次态值及逻辑修改同步进行的自启动设计方法,简化了扭环形计数器的设计过程。 相似文献
16.
雷升印 《武汉理工大学学报》2001,23(5):37-39
针对应用代数法和列表法分析同步时序电路计算逻辑值工作量繁杂且容易出错的缺点,提出了一种基于时序电路的次态共卡诺图的快速分析法,该方法首先求出时序电路中各触发器的次态表达式,然后把各次态表达式表示在同一张卡诺图上,最再把它转换成状态图,以实例介绍了该分析法的应用,展示了其分析速度快,结果又准确的特点。 相似文献