共查询到17条相似文献,搜索用时 78 毫秒
1.
2.
3.
介绍了基于FPGA及AD9224的高速数据采集系统。该设计用AD9224来实现AD转换,用FPGA实现控制逻辑,用FIFO作为AD转换与FPGA之间的高速缓冲存储区。实现了高速数据采集、数据的快速传输和模块灵活控制三者的结合。FPGA模块设计使用VHDL语言编写,用MAXPLUS实现软件设计和仿真验证。 相似文献
4.
5.
6.
7.
为了提高数据的采集速率,增加数据采集的工作效率,研究了一种基于FPGA的高速数据采集系统.该系统是利用FPGA的Virtex系列芯片作为核心芯片,控制12位的A/D芯片ADC12D800,400MHZ的信号经过信号处理转变为差分信号,经过FPGA内部的锁相环倍频变成800MHZ的差分信号,ADC12D800用DES模式... 相似文献
8.
对高速数据采集系统进行了研究,基于其采集速率的问题,提出了一种基于FPGA的高速数据采集系统。利用FPGA实现对12bit的A/D转换器ADC12D800的控制,使用其1.6Gsps双沿采样工作模式完成对400MHz以下高频信号的数据采集。通过设计数据存储方式来降低数据传输速率,使数据经USB传至PC机来实现高频信号地实时采集与存储。实验结果表明它可以实时、高效地完成数据采集,可以应用到雷达、通信、电子对抗等领域。 相似文献
9.
AD73360是一主要适用于工业电表和多路输入系统的可编程三相电量测量IC器件。本文简单介绍了它的功能特点,详细说明了通过其同步串行口与TMS320F206定点DSP的软硬件接口设计方法。 相似文献
10.
设计了一种可对现场数据进行实时数据采集、调理、存储、传输以及显示分析等功能的测试系统。系统以FPGA为主控单元,通过对16通道模拟开关进行选通,控制AD7667将模拟量转化为数字量,通过内部FIFO对数据进行缓存,然后通过422接口芯片以差分传输的方式将数据传给数据记录器进行存储,上位机软件通过USB单片机CY7C68013发送指令来控制系统工作的几种状态,包括系统复位、启动测试以及停止测试,同时上位机软件对读取回来的数据进行了分析。测试结果表明,本系统可以完成对16路高温压力传感器信号进行高精度、高可靠性的采集,采样速度最高可达1 MSPS,系统已配合数据记录器成功应用于某型号航天飞行器设备中。 相似文献
11.
基于FPGA数据采集系统的研究 总被引:1,自引:0,他引:1
针对数据采集卡成本高并且易受机箱内环境影响的这一不足,构建了以FPGA为核心的数据采集系统。系统使用FPGA作为核心CPU,控制各个模块,完成信号AD转换、FIFO缓存、USB串行通信等功能。该系统在VC++环境下编写动态链接库资源,以调用动态链接库的形式,实现USB与PC机的通信。 相似文献
12.
以多路复用选择器作为模拟信号的输入端口,从而实现多路模拟信号的采集,再通过一定的信号滤波处理来确保最有效的模拟信号进入模数转换器中,经过转换,输出的数字量可暂存在FPGA的缓存区中,整个过程都是由FPGA来控制。最后,采用DAC-ADC间联调,比较结果,可以清楚地看到ADC的最终结果在14位。 相似文献
13.
基于FPGA的宽带数据采集时钟相位校正方法 总被引:1,自引:1,他引:0
为了解决宽带数据采集中由于传输线延时不一致造成的数据误采集的问题,首先从数据传输线电平转换机理入手分析了这一问题的原因所在,在此基础上,给出了估算采集时钟相位失真程度的一种简便测试方法,并分析了基于FPGA实现的两种时钟相位校正方法,即DPLL法和Logic Cell法;最后,利用FPGA集成开发环境QuartusⅡ对这两种相位校正方法的性能进行了仿真和比较,结果表明,这两种方法都具有精确的可控性。 相似文献
14.
15.
在目前使用的芯片中,各种嵌入式芯片大部分都是功耗较高或是输出较慢。为此,本文采用Altera公司的FPGA芯片EP1C6Q240C8作为主要控制芯片,采用Verilog HDL编程,以AD976A芯片进行模数转换,然后在FPGA芯片中进行存储处理,并进行高速输出。通过这种设计方法,可以在数据采集及传输上实现低功耗和高速度,并且开发周期短,费用低。 相似文献
16.
针对某些特殊的测试实验,既要求测试系统微体积、低功耗,还要求记录大量数据的问题,提出基于FPGA的数据压缩解决方案.介绍了LZW压缩算法的基本理论及其用FPGA硬件实现的方法.大量的实验表明,系统工作稳定,压缩速度快(8 MB/s以上),对实测数据的压缩效果好(25%左右)、工作时电流小(37 mA),实现了速度、性能... 相似文献
17.
提出了一种双通道数据采集测试系统的硬件实现方案。该系统采用FPGA芯片EP1C12Q240C6,SRAM芯片CY7C1061AV33和USB芯片CY7C68013A构成硬件框架,可通过USB总线接收上位机命令并上传采集的数据到PC。本文对该系统的硬件电路和FPGA内部逻辑设计做了详细的介绍。最后经过实际测试,该系统可以有效采集ADC输出信号,验证了设计方案的正确性。 相似文献