共查询到10条相似文献,搜索用时 17 毫秒
1.
2.
3.
4.
5.
6.
《电子与电脑》2005,(12):42
LiberoIDE可支持静态时序分析和I/O功能Actel公司为其Libero集成设计环境(I D E)增添重要的崭新功能。全新Libero6.3软件提供安全的设计流程─从综合直至实施─以便将Actel的CoreMP7(业界首个软ARM7系列处理器)集成到Actel的单芯片非挥发性现场可编程门阵列(FPGA)中。Actel以SmartTime静态时序分析环境为基础,提供强化的最小延迟支持,并以独特的方式实现高速F P G A的精确时间保持特性。这款强化的软件还可自动实现I/O电压分配任务,并支持Actel的新型RTAX4000S器件─业界太空应用中最高密度的FPGA。经优化以支持CoreMP7L… 相似文献
7.
8.
<正>Actel公司宣布针对该公司的CoreMP7推出免费的软件开发环境SoftConsole。CoreMP7是业界唯一一款面向现场可编程门阵列(FPGA)的32位ARM7微控制器核。SoftConsole以广泛使用的开放源Eclipse集成设计环境和 相似文献
9.
<正>2006年3月23日,Actel公司宣布推出CoreMP7开发工具套装,这是完整的软、硬件开发环境,针对该公司 CoreMP7软ARM7处理器内核的执行而设。CoreMP7开发工具套装包含屡获殊荣的CoreMP7、具Actel ARM7功能的 相似文献
10.
基于Actel CoreMP7低成本SoC开发验证平台,完成了以ARM7为核心控制器、马氏距离计算专用电路(MSAC)为协处理器的语音识别SoC的设计与验证。实验结果表明,该SoC系统在Actel ProASIC系列FPGA M7A3P1000上综合实现后,约占用M7A3P1000总资源的39.18%及1KB片内SRAM,完成整个语音识别算法性能比S3C44BOx(ARM7)平台上定点C程序提高了49.78%,充分证明了CoreMP7平台用于SoC设计的可行性和便捷性,以及主处理器配合硬件加速协处理器架构在信号处理领域的优势。 相似文献