共查询到10条相似文献,搜索用时 15 毫秒
1.
时间交替ADC系统通过几片低速的ADC芯片进行并行交替采样,可以成倍地提高系统的采样频率,同时保持较高的分辨率[1]。但是由于芯片及具体实现过程中一些实际因素的影响,不可避免地会引入通道失配误差[2]。本文利用两片ADC芯片及外围电路来实现时间交替ADC系统,并通过Matlab软件对采样数据进行通道失配误差的估计和校正。Matlab仿真结果表明,该系统的采样率基本上达到了单片ADC的两倍,同时其通道失配误差通过算法校正后得到了有效地消除。 相似文献
2.
3.
在时间交织ADC结构中,本文基于压缩感知理论提出一种无冗余通道随机化方法.利用随机数决定当前通道ADC是否采样,当有多个通道ADC空闲时随机选择某个通道进行采样,实现时间交织ADC的欠奈奎斯特随机化采样.在此基础上,基于观测矩阵和正交匹配追踪算法对时间交织ADC的数据进行重建,获得完整的ADC量化结果.通过MATLAB... 相似文献
4.
无人机高分辨合成孔径雷达(SAR)系统具有较大的信号频率带宽,根据奈奎斯特采样定律,雷达接收机需要超高速采样的ADC芯片。由于超高速采样率的ADC芯片的采样量化位数较低、功耗较高、成本昂贵,直接采用超高速采样ADC芯片对无人机高分辨率SAR回波信号进行采样接收不是最优方法。文中提出一种新型的非均匀混合采样技术用于对无人机高分辨率SAR回波信号进行采样接收,通过优化无人机SAR系统的信号收发时序,利用325 Msps采样率的ADC芯片即可对频率带宽为2 GHz的雷达回波信号进行采样接收,保证雷达回波的相位扰动与旁瓣电平满足应用需求。仿真实验表明:2 GHz带宽的Ku-SAR系统的回波信号能被采样率为325 Msps的ADC芯片完好采样接收,成像分辨率优于0. 2 m,旁瓣电平控制在-13 dB以下。 相似文献
5.
为了对某雷达接收机的采样信号进行指标测试,设计并实现了一种光接口数据采集测试系统。该系统硬件部分以FPGA为核心完成光接口对8路中频采样模块16位数据的接收,并配备大容量DDR2对数据进行实时存储,以cPCI芯片CY7C09449PV作为数据采集板与上位机的接口,由计算机应用程序进行控制,将采集到的数据传回计算机中进行时域、频域波形显示,以及ADC动态参数、通道参数的计算。经过测试,系统成功实现同时对8通道数据进行接收并且对其中任意4通道数据进行频谱的绘制以及进行指标计算。 相似文献
6.
7.
在高速OFDM接收机中利用分时ADC(TIADC)对接收信号进行采样,解决了单片ADC不能满足传输速率高达数Gb/s的通信系统需求的难题。由于TIADC各通道间的不匹配,时钟失配误差和增益失配误差大大影响了系统性能。在传输速率为4 Gb/s的OFDM系统中,利用4通道TIADC对接收信号进行采样,对两种失配误差和信道进行联合估计与均衡,并针对64QAM符号调制,对TIADC进行采样精度仿真。仿真结果证明,校准后的9位TIADC可以使系统误码率接近理想值。 相似文献
8.
Guy Hoover Steve Logan 《电子产品世界》2007,(12):I0011-I0012
14位LTC2351-14是一款1.5Msps、低功率SAR型ADC,具有6个同时采样差分输入通道。它采用单3V工作电源,并具有6个独立的采样及保持放大器(S/HA)和一个ADC。这款具多个S/HA的单ADC实现了卓越的通道间范围匹配(1mV)和通道至通道时滞(200ps)。 相似文献
9.
为了对四象限探测器输出的四路信号进行同步采集传输,本文设计了一套高分辨率、高速率的同步数据采集传输系统。该系统首先以FPGA芯片EP1C12Q240为核心,控制模数转换芯片ADS1274采集数据,数据经过片内FIFO缓存,然后按Camera Link协议将数据打包为32×40大小的图像,图像经Camera Link接口传输到PC机,最后使用图像采集卡采集图像数据,并利用MATLAB编写软件实现图像解码与存储。实验结果表明:该系统实现了分辨率为24bit、采样速率为100kHz的4通道同步数据采集,其有效分辨率可达18.79bit,数据传输稳定可靠。满足了数据采集系统高分辨率、高速率的需求,并且该方案也可方便地移植到其他应用中,具有较好的可扩展性。 相似文献