首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到10条相似文献,搜索用时 15 毫秒
1.
吴超  吴明赞  李竹 《电子器件》2012,35(3):287-290
在无线节点PCB的设计过程中,由于存在高速电路,所以不可避免的会出现电磁兼容问题.对自动布线后的信号线进行仿真发现反射和串扰对信号的影响较大.根据电磁兼容布局布线原则对出现问题的信号线手动调整参数重新布线,调整后再一次进行仿真,此时反射和串扰得到了有效的抑制.由此可见,根据电磁兼容设计原则手动布线后的PCB性能优于自动生成的PCB布线设计.  相似文献   

2.
高速PCB设计中信号完整性的仿真与分析   总被引:1,自引:0,他引:1  
肖汉波 《电讯技术》2006,46(5):109-113
讨论了高速PCB设计中涉及的定时、反射、串扰、振铃等信号完整性(SI)问题,结合CADENCE公司提供的高速PCB设计工具Specctraquest和Sigxp,对一采样率为125 MHz的AD/DAC印制板进行了仿真和分析,根据布线前和布线后的仿真结果设置适当的约束条件来控制高速PCB的布局布线,从各个环节上保证高速电路的信号完整性。  相似文献   

3.
随着系统时钟频率大幅攀升,保证高速电路的正常工作成为设计的首要任务。PCB板作为信号载体,高速数字信号的完整传输是其设计的重要指标。文中从电磁场理论出发,分析串扰的成因和解决方案,并利用Hyperlynx 软件对某型PCB进行全局和串扰仿真验证。通过不同端接方案仿真对比,选择最佳方案将串扰减小到合理范围。  相似文献   

4.
许运飞  吴明赞  李竹 《电子器件》2011,34(5):529-532
断路器状态监测无线节点PCB设计中遇到的高频高速信号产生的信号完整性问题越来越突出.使用IBIS模型和Hyperlynx仿真软件对该节点PCB板布线进行仿真,仿真结果表明经过手工调整布线后PCB板的信号传输产生的近端串扰约为400 mV,而自动生成PCB布线设计产生的近端串扰约为1 000 mV,满足不了高速PCB设计...  相似文献   

5.
吴明赞  李竹  许运飞 《电子器件》2011,34(6):727-730
信号完整性问题在断路器状态监测无线节点PCB板设计中越来越明显,解决其信号完整性问题越来越重要.本文利用HyperLynx软件针对PCB板产生的反射和串扰问题进行布线前建模仿真和PCB布线后仿真分析后,将反射产生的过冲幅值降低至约100 mV,将串扰产生的过冲幅值控制在约60 mV.仿真结果表明,建立的反射、串扰模型适...  相似文献   

6.
随着集成电路开关速度的提高以及PCB(Printed Circuit Board)板密度的增加,信号完整性问题已成为高速PCB设计必须关注的问题之一,对信号进行完整性分析已经成为高速数字电路设计中的一个必要环节。本文介绍了高速PCB设计中出现的信号完整性问题,对相关的时序、反射、串扰和地弹等问题进行了深入讨论,并利用Hyperlynx对其作了相应的仿真。根据以上研究的结果,比较了不同的端接策略,验证了解决方案的有效性,也进一步表明信号完整性分析对于高速PCB设计的重要性。  相似文献   

7.
高速数字PCB板设计中的信号完整性分析   总被引:5,自引:1,他引:4  
当今飞速发展的电子设计领域,信号频率的不断提高,印制电路板变小,布线密度加大都使得信号完整性问题越来越成为一个值得关注的问题.尤其是串扰和反射,常造成数字电路的误动作,从信号完整性的定义出发,介绍了信号完整性的主要问题,提出了解决串扰和反射的方法,并在Altium Designer环境下对一种端接技术进行了验证,结果表明:合理的端接可以改善信号完整性中的反射现象.  相似文献   

8.
王晓红  廖斌 《现代电子技术》2006,29(20):113-115
当今电子设计领域正快速朝着大规模、小体积、高速度方向发展,而体积减小导致电路的布局布线密度变大,同时信号的频率还在提高,使得串扰成为高速、高密度PCB设计中值得关注的问题。介绍了高速电路中串扰的产生机理,并用HyperLynx[3]对串扰进行数值仿真,通过分析提出减小串扰的一些实用方法。这对于在高速、高密度电路设计中解决串扰问题具有十分重要的意义。  相似文献   

9.
吴超  吴明赞  李竹 《电子器件》2012,35(2):173-176
在变电站状态监测系统无线节点PCB设计过程中,由于存在高速电路,所以不可避免的会遇到信号完整信问题.借助IBIS模型和HyperLynx仿真软件对无线节点中的关键信号进行了反射和串扰的仿真研究.在未进行任何抑制措施时,反射和串扰对信号的影响较大,上冲和下冲幅值远大于200 mV,串扰幅值最大为370 mV.通过串联端接和加大传输线间距、减小耦合长度,反射和串扰对信号的影响明显减小,满足了信号完整性要求.  相似文献   

10.
针对高速数字电路PCB中传输线间串扰的严重性,从精确分析PCB中串扰噪声的角度出发,在传统的双线耦合模型的基础上,采用了一种三线串扰耦合模型。该模型由两条攻击线和一条受害线组成,两条攻击线位于受害线的两侧,线间采取平行耦合的方式。利用信号完整性仿真软件Hyperlynx对受害线上的近端串扰噪声和远端串扰噪声进行了仿真。仿真结果表明,不同的传输模式和传输线类型、信号层与地平面的距离、耦合长度、传输线间距和信号上升/下降沿等因素会对受害线上的近端串扰和远端串扰产生较大的影响。在分析仿真结果的基础上,总结出了高速PCB设计中抑制串扰的有效措施,对高速数字电路设计有一定的指导意义。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号