共查询到8条相似文献,搜索用时 62 毫秒
1.
在以MOS管作为基本器件的电流模式电路的设计中,电流与电压信号是相互依赖的统一体,不能简单的隔离分析.通过实际的开关电流电路分析,可以认为,MOS管电流模电路是电流和电压共同作用的双变量电路;电流信号的摆幅受到电路负载的约束,不能任意设定电流信号的摆幅. 相似文献
2.
永磁同步电机效率优化的最大转矩电流比控制方法 总被引:1,自引:0,他引:1
对永磁同步电动机效率优化的最大转矩电流比进行了研究.根据PMSM在d-q坐标下的基本方程,用极值原理建立了d、q轴电流与转矩的非线性方程组;推导出d、q轴电流与转矩的非线性方程组和d、q轴电流与转矩的表达式;实现了最大转矩电流比控制方法.为便于工程应用,在最大转矩电流比控制的基础上,将转矩与d、q轴电流的表达式进行了线性化,采用优化方法,给出了最大转矩电流比控制的工程近似算法,该方法非常接近最大转矩电流比控制的性能. 相似文献
3.
为了实现更优化的时序电路低功耗设计,提出一种新的基于门控时钟技术的低功耗时序电路设计方法,设计步骤为:由状态转换表或状态转换图作出各触发器的行为转换表及行为卡诺图;根据实际情况对电路中的冗余时钟进行封锁,综合考虑门控时钟方案在系统功耗上的收益和代价,当门控代价过高时,对冗余的时钟实行部分封锁,得到各触发器的冗余抑制信号;将前一步骤中的保持项改为无关项,作出各触发器的次态卡诺图,得到激励函数;由冗余抑制信号和激励函数画出电路图,并检验电路能否自启动.以8421二-十进制代码同步十进制加法计数器和三位扭环形计数器作为设计实例,经Hspice模拟与能耗分析证明,采用该方法设计的电路具有正确的逻辑功能,并能有效降低电路功耗,与已有方法设计的电路相比,能够节省更多的功耗或者提升电路性能. 相似文献
4.
基于互连的一种FPGA最优功耗延时积设计 总被引:1,自引:1,他引:0
为了有效地解决困扰现场可编程门阵列发展的功耗延时积问题,采用集成电路互连的分段式结构和低压摆电路,提出了一种基于互连的最优功耗延时积现场可编程门阵列设计方法. 对于产生传输线效应的现场可编程门阵列互连,通过优化互连的段数,在互连最外面的输入端和输出端分别连接低压摆电路的驱动部分和接收部分,在内部的每段互连之间插入最优尺寸的缓冲部分. 理论与模拟表明,用这种方法设计的现场可编程门阵列能使功耗延时积减小近一个数量级,同时较好地保持现场可编程门阵列的面积性能. 相似文献
5.
为了分析OCL功率放大电路的输出功率和效率,借助电子电路辅助设计,分析软件PSpice,采用直流扫描分析和瞬态分析两种方法,对功率放大电路的最大输出电压、最大输出功率和电源提供的功率进行仿真实验及数据分析。由仿真输出波形可以看到仿真结果与理论分析基本一致,并以此为依据计算效率,从而加深对功率放大电路理论的理解。 相似文献
6.
基于DSP的开关电源系统优化设计 总被引:1,自引:0,他引:1
针对开关电源系统中普遍存在损耗高、谐波含量大、体积大等问题,提出一种基于DSP控制的低损耗、低谐波、高功率因数开关电源优化设计系统。系统采用基于DSP生成的PWM波控制开关通断,主电路采用移相全桥零电压软开关技术,由改进的EMI滤波电路进行滤波,并应用平均电流控制方法控制Boost-PFC。整个设计对EMI滤波、功率因数校正、零电压开关等电路进行优化,通过仿真和实验结果表明,该设计具有损耗低、谐波含量低、体积小且输出电压稳定、控制电路简单、变压器制作难度得以简化、可靠性高等优点。 相似文献
7.
应用多变过程来分析斯特林循环性能。以功率密度(循环输出功率与最大比容之比)作为斯特林热机优化目标函数,从而兼顾到热机尺寸参数。通过数值计算将对应于最大功率密度时的参数与对应于最大功率时的同样参数进行了比较,结果发现最大功率密度输出时的循环热效率总是大于最大功率时的热效率,且前者相应的热机尺寸参数比后者要小。 相似文献
8.
经典蔡氏电路由于电感元件的存在,使得蔡氏电路误差较大,设计精度很难提高。针对这一缺陷设计出没有电感器的、与经典蔡氏电路输出完全相同的混沌电路。设计方法是深入分析蔡氏二极管的静态特性曲线,借鉴并且结合CNN(cellular neural networks)技术,找出相应的静态电路结构——限幅非线性电路,最终设计出由纯运算放大器构成的蔡氏电路,同时给出了另外2种应用于蔡氏电路的静态非线性电路。仿真与物理实验结果证明,该设计完全实现了设计目标。通过比较得出用限幅非线性电路实现蔡氏电路是最优化设计方法的结论。 相似文献