首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到19条相似文献,搜索用时 78 毫秒
1.
首先分析了构建ADC模型的2个关键环节:如何用数字量函数替代实际的模拟量输入,以及如何构建仿真模型内核。利用线性插值算法实现了环节一,并以逐次逼近型ADC为例,构建了模型的仿真内核。为了更加清晰地表述这种ADC模型的作用,以"有采样保持器"和"无采样保持器"为例,通过实际的ADC模型算例分析了无采样保持器对ADC转换结果的影响,客观表现出这种模型的开放性和广泛适用性。  相似文献   

2.
王若虚 《电子器件》1997,20(1):28-31
本文介绍了一种单片12位逐次逼近型A/D转换器。它能在小于6μs的转换时间内净0-10V或-5-5V输入的范围的模拟电压转换成相对应的12位数字输出在码。电路采用p-n结隔离标准3μm双极工艺制作,在-45-+85℃温度范围,电路的线性误差和微分线性误差皆小于0.012%FSR。  相似文献   

3.
随着数字技术的发展,在电视节目制作的前期和后期越来越多地采用数字音视频系统。考虑到现在处在从模拟向数字的过渡时期,还必需使用一些模拟视频源,这就需要将模拟信号转换为数字信号,才能送到数字系统中去;为了播出或监看等需要,又需要将数字信号转换为模拟信号。可以说模/数转换器(ADC)和数/模转换器(DAC)是联结模拟世界与数字世界的桥梁,  相似文献   

4.
提高模/数转换器精度和分辨率的一种方法汪露明(安徽财贸学院计算中心,安徽蚌埠,233000)对于测量电路,我们常希望它在很宽的测量范围内具有相同的测量误差。为达到这一目的,一般是通过调节模/数转换器的前级即模拟放大器的放大倍数来完成。这里介绍一种测量...  相似文献   

5.
6.
介绍AD7731型高性能模/数转换器件的主要特点和工作原理,叙述了其在应力测试中与单片机的接口电路和软件设计。详细讨论了使用AD7731的几项关键技术。  相似文献   

7.
介绍了一种非二进制权重的高能效比逐次比较型模数转换器。该ADC采用了非二进制权重的电容结构以降低工艺失配对性能的影响,极大地减小了总电容的值;使用了自适应时钟来实现每一位的量化,提高了采样频率,并且不需要外界提供高速时钟;采用了注入扰动的最小均方校准算法,用很小的电路代价实现了后台数字校准。本芯片在SMIC 0.13μm工艺上实现,芯片模拟部分核心面积为0.042mm2,数字校准模块面积为0.04mm2,芯片工作在25MHz采样率时功耗为2.8mW,信噪失真比为58.6dB,有效位数为9.5位。  相似文献   

8.
为满足北斗多模导航SOC对中等精度、低功耗ADC的需求,本文基于Smic40工艺对六位全差分SARADC的主要功能模块进行了设计,比较器部分采用Latch结构降低功耗,通过增加前置运放减小失调电压。采用电荷重分布DAC降低了电容匹配性要求,减小了非线性误差。驱动Buffer采用折叠式共源共栅栅压浮动AB类运放,降低了整体的功耗。通过手动搭建整个逻辑控制电路,更加深刻的理解了整个系统的逻辑控制要求。  相似文献   

9.
一种基于新型寄存器结构的逐次逼近A/D转换器   总被引:1,自引:0,他引:1  
张红  高炜祺  张正璠  张官兴 《微电子学》2006,36(3):337-339,343
介绍了一种10位CMOS逐次逼近型A/D转换器。在25 kSPS采样频率以下,根据模拟输入端输入的0~10 V模拟信号,通过逐次逼近逻辑,将其转化为10位无极性数字码。转换器的SAR寄存器结构采用了一种新的结构来实现D触发器。该转换器采用3μm CMOS工艺制作,信噪比为49 dB,积分非线性为±0.5 LSB。  相似文献   

10.
介绍AD9748型数/模转换器的基本参数和主要特性,分析电流输出的特点,讨论设计数/模转换系统的方法。给出两种典型应用电路。  相似文献   

11.
首先对几种形式的D/A转换器进行了比较,设计了一种电容型D/A转换器。这些电容在逐次逼近结构中构成二进制权阵列。这种结构的D/A转换器动态范围大、建立时间短,精度易于保证;且它的温度系数、电压系数、功耗及面积均优于电阻型D/A转换器。在Cadence SpectreS环境下进行仿真验证,该转换器信噪比为49 dB,积分非线性为±0.5 LSB。  相似文献   

12.
通过理论分析和实验仿真,提出了一种基于流水线技术的逐次逼近型ADC,分析了电路原理和电路结构;阐述了如何通过流水结构来提高逐次逼近型ADC的性能.相关测试表明,设计的A/D转换器最高转换速度为50 MSPS;在0.5 MHz输入信号下的信噪谐波比为45.7 dB,在4.0 MHz输入信号下的信噪谐波比为31.6 dB.  相似文献   

13.
一个8位110kSPS逐次逼近型A/D转换器   总被引:1,自引:1,他引:0  
探讨和研究逐次逼近型A/D转换器(ADC).理论分析了它的原理和一般结构,给出了一个具体结构的ADC框图和多个具体的子模块电路图;并通过实验仿真,构造了一个分辨率为8位、采样速率达110 kSPS的逐次逼近型ADC,给出了具体的实验仿真结果,以此验证该电路结构的可行性.  相似文献   

14.
设计了应用于无线传感网络SoC解决方案的10位150 kS/s 逐次逼近A/D转换器.通过失调消除技术、合理的时序控制和版图设计,实现了电路的高精度和低功耗.设计的A/D转换器积分非线性和微分非线性分别为0.54 LSB和0.8 LSB;在150 kS/s采样率、14.3 kHz输入信号频率时,信噪比为60.8 dB,无杂散动态范围83.1 dB.设计实现基于TSMC 0.18 μm混合信号CMOS工艺,IP核面积为0.083 mm2,1.8 V工作电压下功耗为0.56 mW.  相似文献   

15.
陈铖颖  黑勇  胡晓宇 《微电子学》2012,42(5):601-604,608
设计了一款用于汽车电子MCU的轨至轨10位逐次逼近A/D转换器。采用单电容采样的DAC结构,保证A/D转换器的全摆幅输入范围。在后仿真验证中,采用频谱分析方法,标定寄生电容对DAC精度的影响,优化了版图结构。设计了片内低压差线性稳压器,提供稳定的电源电压信号。芯片采用GSMC 0.18μm 1P6M CMOS工艺实现。后仿真结果表明,在1.8V电源电压、51kHz输入信号频率、1MHz时钟频率下,无杂散动态范围(SFDR)为73.596dB,有效位数(ENOB)达到9.78位,整体功耗2.24mW,满足汽车电子MCU的应用需求。  相似文献   

16.
提出了一种提高16位逐次逼近(SAR)A/D转换器精度的熔丝误差修调技术。该技术用于提高A/D转换器内部核心模块—16位DAC的精度,从而达到提高整个A/D转换器精度的目的。电路采用标准CMOS工艺流片。测试结果显示,熔丝误差修调后,常温下,电路的INL为2.5 LSB,SNR为88.8 dB,零点误差EZ为1.1 LSB;修调后,A/D转换器有效位数ENOB从12.56位提高到14.46位。  相似文献   

17.
设计了一种12位逐次逼近A/D转换器.该A/D转换器具有四种信号输入范围,利用电阻网络使不同量程的模拟输入与内部DAC输出范围保持一致,从而使用相同的比较器和基准实现对不同范围输入信号的A/D转换;采用一种新型分段电流源结构,利用电流信号实现内部DAC及逐次比较功能.该电路采用2 μm LC2MOS工艺实现,其积分线性误差(INL)和微分线性误差(DNL)均为±1/2 LSB,最大转换时间为12 μs.  相似文献   

18.
本文设计了用于14bit逐次逼近型模数转换器(SAR ADC)的DAC电路。针对该DAC,介绍一种全差分分段电容阵列结构以缩小DAC的版图面积;高二位权电容采用热码控制,用以改善高位电容在转换时跳变的尖峰以及DAC的单调性;对电容阵列采用数字校准技术,减小电容阵列存在的失配,以提高SAR ADC精度。校准前,SAR ADC的INL达到10LSB,DNL达到4LSB;与校准前相比,校准后,INL〈0.5LSB,DNL〈0.6LSB。仿真结果表明,本DAC设计极大改善SAR ADC的性能,已达到设计要求。  相似文献   

19.
基于0.18μm CMOS工艺设计一款10位逐次逼近型模数转换器(SAR ADC),采用了阻容混合型的数模转换器(DAC)以实现面积与性能上的折衷,高位采用温度码设计以提高DAC的线性度。采用了失调电压较小的静态比较器结构,通过在DAC和比较器之间加入了高增益的前置放大器来消除比较器失调电压对ADC性能所带来的影响。仿真结果表明:在电源电压为2.8 V、采样速率为116 k S/s、输入信号频率约为57 k Hz、满摆幅为0.8 V的情况下,ADC有效位数(ENOB)达9.99位,信噪失真比(SNDR)为61.9 d B,无杂散动态范围(SFDR)为75.57 d B,总功耗约为1 m W,面积为0.069 mm~2。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号