首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到19条相似文献,搜索用时 125 毫秒
1.
基于Link口和USB的数据传输设计   总被引:1,自引:0,他引:1  
为了满足多DSP软件调试系统中DSP和上位机之间的数据传输需求,以FPGA作为时序控制,采用Link口和USB2.0接口完成了数据传输设计。多个DSP之间以及DSP和FPGA之间采用Link连接,FPGA和上位机之间采用USB2.0连接。重点介绍了系统组成,完成了芯片选型、Link口和FX2芯片时序设计,并给出了固件程序、驱动程序和应用程序的设计方法。该系统工作稳定可靠,使用方便灵活,能很好地完成ADSP-TS101与上位机之间的数据通信。  相似文献   

2.
基于USB的GPS数据采集系统   总被引:1,自引:0,他引:1  
介绍了一种基于USB的GPS数据采集系统软硬件设计方案,以FPGA为该系统的控制核心、CY7C68013为USB接口芯片实现FPGA与上位机之间的数据传输.针对FLASH中的坏块问题,提出了一种FLASH坏块检测及管理方案.采用双缓冲技术,解决了采集系统中的数据丢失问题.该系统实时传输速率达4 Mbit/s,而且可支持更高的传输速度.  相似文献   

3.
给出了一种利用FX2LP实现计算机系统与FPGA的高速传输数据的方法。这种方法能够实现无缝、高速地数据传输,其中FX2LP使用的是Cypress公司的CY7C68013,FPGA使用的是Xilinx公司SPARTAN-3E系列的XC3S400。  相似文献   

4.
USB 2.0接口芯片FX2 CY7C68013工作在Slave FIFO模式下,讨论了一种以FPGA为控制核心,对其内部的FIFO进行控制,以实现数据的高速传输.该系统模块主要由USB固件程序和FPGA控制软件组成,可应用到需要通过USB 2.0接口进行高速数据传输或采集系统中.实验结果表明:系统具有数据传输准确、速度快等特点.  相似文献   

5.
设计基于FPGA的IP-PBX电话应用系统,用于传统的电话网络(PSTN)与PC机之间的接口连接.USB2.0接口器件EZ-USB FX2 CY7C68013A-56工作在slave FIFO模式,为基于FPGA的嵌入式系统与PC机之间提供数据和命令通道,从而可满足PC机与FPGA之间数据与命令的高速传输,实现PSTN与PC机之间的电话通信.硬件调试结果表明系统工作稳定,通话质量满足要求.  相似文献   

6.
《现代电子技术》2020,(4):34-37
针对多路数据存储中所采集数据传输与存储速率不匹配的问题,提出一种基于FPGA和FLASH的多路数据存储技术。FPGA芯片可以通过RS 422串并转换模块将输入的串行数据转换为并行数据存入第一级数据缓存,主控模块对其重新编帧后存入第二级数据缓存中,最后在FLASH控制模块作用下把数据存入FLASH存储器中。经测试,从FLASH存储器中读取的数据正确,该系统工作可靠。  相似文献   

7.
谢宏  曹翔 《电子设计工程》2011,19(8):124-127
随着外围设备的多样化和大量数据传输的需要,USB接口应用范围越来越广泛。介绍EZ-USB FX2接口在诱发电位仪系统中的应用。首先给出了整个诱发电位仪的总体设计,讨论了FPGA作为主芯片与EZ-USB FX2的硬件连接,在此基础上重点论述了基于Slave FIFO模式的EZ-USB FX2接口设计及相应固件程序开发。该应用实现了大脑诱发电位仪传输的高可靠性、高速化、小型化,具有良好的市场前景。  相似文献   

8.
针对高速图像采集存储要求,设计一种高速大容量存储装置。该装置以FPGA为主控芯片,以FPGA内部集成的高速串行收发器Rocket I/O GTP作为图像数据接收单元,通过FPGA控制MCB硬核操作2片DDR2 SDRAM构成兵乓缓存单元,以32片NAND FLASH组成的阵列为存储单元,采用交叉双平面页编程技术对FLASH进行数据存储。实现了对3个速率为50 MB/s的图像通道数据实时采集存储。通过对FLASH阵列中的图像数据进行回读分析,测试结果无误,验证了系统功能的有效性和可靠性。  相似文献   

9.
为实现高速图像数据的实时接收存储和有效转发,本文设计了一种基于NAND型FLASH的高速大容量固态数据记录器。该记录器以LVDS作为数据传输接口来接收两路独立的高速数字图像数据;用外部FIFO作为图像数据缓存以确保数据接收和存储的并行性;通过FPGA来控制整个系统的运行。经实际应用,该系统可成功的完成图像数据的接收、存储和转发功能。  相似文献   

10.
针对振动分析和阵列信号处理等领域对高精度频率测量的需求,设计了一种可用于高精度频率估算的USB3.0高速数据传输系统。该系统以FPGA为系统主控制器,以EZ_USB FX3为USB3.0外设控制器和传输媒介,FPGA内部的时序控制逻辑设计有效避免了对USB局部标志的的使用,突破了水印值设置对数据传输速率的限制,最高传输速率可达193.9MB/s。PC机端获取源频率数据后可通过基于全相位时移相位差法的估计算法进行高精度频率估计,其测算结果达到了16位10进制数,对高精度频率测量系统的设计实现具有一定的工程应用价值。  相似文献   

11.
为满足某雷达实验平台的需求,设计并实现了一种基于通用串行总线USB的多通道高速数据采集系统。该系统以现场可编程门阵列(FPGA)为核心,利用多组高采样率AD实现多通道高速采集。为保证数据通路的畅通,每通道配备大容量DDR2进行高速数据缓存,并利用DDC降低数据写入速率。系统采用EZ_USBFX2LP系列USB芯片的Slave FIFO接口方式将数据回传至计算机中,由计算机应用程序进行控制、数据采集和波形显示。整个系统由硬件部分、FPGA内部逻辑、USB固件、设备驱动和应用程序构成。经过测试,系统在80MHz采样率下,可以实现中心频率60MHz、带宽10MHz信号的有效采集。测试结果验证了设计方案的正确性和可行性。  相似文献   

12.
基于FPGA的数据采集系统的设计与实现   总被引:2,自引:0,他引:2  
基于FPGA和USB2.0的技术方案,设计了一种高速化和集成化的数据采集系统。该系统是以Altera公司的FPGA芯片EP2C5T144为主控芯片,以Cypress公司的EZ-USB FX2芯片为传输手段设计实现的。首先详细介绍了整体系统的框架结构和硬件接口电路,其次,在硬件平台完成的基础上采用Verilog HDL硬件描述语言设计完成了FPGA控制接口电路的代码,并设计完成了USB2.0的固件程序。最终通过软硬件系统联调完成了系统测试,该测试结果表明整个系统功能正确,能够完成一般情况下数据采集的任务需求。  相似文献   

13.
介绍了基于USB-HID(Human Interface Device)接口的高速数据采集系统的开发过程,详细阐述了系统硬件设计、软件设计及其应用。通过EZ-USB FX2芯片CY7C68013和DSP处理器TMS320F2812实现与外部设备之间的数据传输和采集。该系统具有传输速度快、结构简单、实时性和可靠性高等优点,可自动被识别为HID设备。该系统可应用于高速数据和红外图像的传输和采集,传输平均速度可达40 MB/s,响应速度可达10 ms,能较好地满足数据实时传输要求。  相似文献   

14.
介绍一种基于USB通信技术的自动测试系统ATS(Automatic Test System)设计方案。采用EZ—USBFX2单片机的GPIF方式建立计算机与中控FPGA的高速数据传输通道.将不同类型的测试信号经FPGA数据处理后.由相应的调理接口电路传送至测试对象完成测试功能。详细阐述并分析USB工作原理及系统软硬件设计.并结合实践测试验证该方案的可行性和通用性,该设计具有很高的实用价值和应用前景。  相似文献   

15.
设计了一种基于FPGA和USB技术的弹载测试仪的通讯接口,重点介绍了EZ—USB FX2系列芯片CY7C68013的特点、固件程序的设计及FPGA模块的设计,采用GPIF传输模式简化了系统的硬件电路并且大大提高了数据传输的速率。最后,实验验证了该接口的可行性及实用性。  相似文献   

16.
基于USB通信的FPGA高速数据采集系统   总被引:3,自引:0,他引:3  
刘吉  杨德伟  文怀涛  刘超 《现代电子技术》2011,34(10):186-188,192
为了解决高速数据采集以及数据传输问题,设计了基于USB通信的FPGA高速数据采集系统。方案以FPGA为控制核心,实现A/D控制、数据缓存双口RAM和控制CY7C68013A三个功能。系统采用VerilogHDL语言,通过ISE软件编程控制多个AD7356同时进行数据采集,将采集所得数据存入双口RAM,控制CY7C68013A将数据通过USB总线上传到PC机。系统进行实测实验表明,在CY7C68013A设定为16.7Mb/s的传输速率下,系统工作正常。  相似文献   

17.
介绍一种基于USB通信技术的自动测试系统ATS(Automatic Test System)设计方案.采用EZ-USB FX2单片机的GPIF方式建立计算机与中控FPGA的高速数据传输通道,将不同类型的测试信号经FPGA数据处理后.由相应的调理接口电路传送至测试对象完成测试功能.详细阐述并分析USB工作原理及系统软硬件设计.并结合实践测试验证该方案的可行性和通用性,该设计具有很高的实用价值和应用前景.  相似文献   

18.
为了满足高速数字系统的数据处理需求,实现数字前端与计算机之间的高速通信,设计并实现了一种基于FMC规范和PCI-Express协议的数据接口系统.对该接口系统的硬件系统的基本构成、在FPGA上实现基于PCI-E协议的高速数据传输及基于FMC规范的高度模块化硬件设计做了详细论述.该系统的传输速率可达34Gbps,且可以根据不同的数字前端进行通信接口模块调整.  相似文献   

19.
针对流式细胞仪中大量数据高速采集、处理和传输的需求,设计了基于USB的高速数据采集系统,并以FPGA为逻辑控制的核心。介绍了整体设计思路、硬件总体架构和软件流程。采用CY7C68013A的Slave FIFO数据传输模式满足高速传输的需求,以应用程序下载固件的方式满足仪器更新换代的需求。测试结果表明系统传输数据准确,传输速度可达25MB/s,对高速数据传输系统的设计开发具有一定的借鉴意义。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号