共查询到15条相似文献,搜索用时 65 毫秒
1.
2.
3.
提出了一种新的数字频率合成 (DDS)实现的方法 ,对传统的 DDS系统进行了改进 ,通过改变正弦波数据的取样时钟频率来改变正弦波的频率 ,而每个周期正弦波的采样点数固定不变 ,从而解决了传统 DDS生成正弦波波形精度随频率的增加而减小的问题 ,另外 ,通过在数控振荡器 (NCO)和正弦波查找表 (LUT)之间加入一个加减地址计数器 ,使得正弦波数据存储器 ROM减小到原来的 1 /4。仿真和 FPGA测试结果验证了设计的正确性。 相似文献
4.
5.
6.
7.
本文提出了一种采用VHDL硬件描述语言设计新型三相正弦脉宽调制(SPWM)波形发生器的方法。该方法以直接数字频率合成技术(DDS)为核心产生三相SPWM信号。并且利用VHDL设计了死区时间可调的死区时间控制器,解决了传统的模块电路等待方法很难产生带精确死区时间控制的SPWM信号的问题。该方法在Quartus II 9.1环境平台下进行了仿真验证,并将设计程序下载到DE2-70实验板进行实验测试,用示波器测试得到了死区时间可控制的SPWM波形。本文网络版地址:http://www.eepw. com.cn/article/273272.htm 相似文献
8.
9.
10.
主要介绍了直接数字频率合成器的原理和特点,研究了用DSP Builder实现正弦信号发生器的设计方法,继承了传统DDS信号源调频、调相迅速的优点,给出了查找表压缩优化方法。并应用Altera公司推出的DSP Builder和QuartusⅡ进行了仿真实现。实际结果表明,此设计方法在节约芯片资源的基础上达到了较高了精度。 相似文献
11.
12.
13.
14.