共查询到10条相似文献,搜索用时 15 毫秒
1.
2.
3.
设计了一种基于CMOS工艺设计的宽输入范围的Gilbert单元乘法器.通过在乘法器的输入端加入有源衰减器和电位平移电路,增大了乘法器的输入范围(±4 V).该乘法器采用TSMC 0.35 μm的CMOS工艺进行设计,并用HSpice仿真器对电路进行了仿真,得到了电源电压为±4 V,以及线性电压输入范围为±4 V时,非线性误差小于1.0%,乘法运算误差小于0.3%,x输入端的-3 dB带宽为470 MHz,y输入端的-3 dB带宽为4.20 GHz的良好结果,整个乘法器电路的功耗为2.82 mW. 相似文献
4.
为了实现变频控制,产生一个与输入信号同频同相的电压信号,使输入电流跟随输入电压,设计了一种基于BCD工艺的模拟乘法器,并阐述了该电路设计的工作原理和结构.该乘法器应用于电流控制的功率因素校正电路,具有0~3 V的输入信号范围,采用上华0.6 μm BCD工艺设计,并用Cadence spectre仿真器进行仿真.仿真结果表明,输出波形是一个半正弦波,并且和输入同频同相,幅度达到1.2 V. 相似文献
5.
提出了一种结构简单的采用 Bi CMOS线性区跨导和输入预处理电路的低压 Bi CMOS四象限模拟乘法器 ,详细分析了电路的结构和设计原理。设计采用典型的 1.2 μm Bi CMOS工艺 ,并给出了电路的 SPICE模拟结果。模拟结果表明 ,当电源电压为± 3V时 ,功耗小于 2 .5m W,线性输入电压范围大约± 2 V。当输入电压范围限于± 1.6 V时 ,总谐波失真和非线性误差均小于0 .8% ,- 3d B带宽大于 110 MHz。 相似文献
6.
在数字信号处理中经常需要进行乘法运算,乘法器的设计对整个器件的性能有很大的影响,在此介绍20×18比特定点阵列乘法器的设计.采用基4-Booth算法和4-2压缩的方案,并采用先进的集成电路工艺,使用SMIC 0.18μm标准单元库,提高了乘法器的速度,节省了器件.利用Xilinx FPGA(xc2vp70-6ff1517)对乘法器进行了综合仿真,完成一次乘法运算的时间为15.922 ns,在减少乘法器器件的同时,提高了乘法器的速度,降低了器件的功耗. 相似文献
7.
本文分析了基于CMOS工艺设计的Gillbert单元乘法器,改进了原有电路工作电压高的缺陷,使它能在更低的电源电压下工作,并在乘法器的输入级加入有源衰减电路,增大乘法器的输入范围。本文采用上华0.6μmCMOS工艺进行设计,并用Cadence Spectre仿真器对电路进行了仿真,得到3V电源电压下,输入范围为0~2V的模拟乘法器。 相似文献
8.
9.
基于吉尔伯特单元,设计了一款高线性度低失真模拟乘法器.通过在输入端加入一个电平移位器,使线性输入范围增大,并由一个跨导运算放大器给吉尔伯特单元提供尾电流,有效地改善了乘法器的线性特性.设计的电路基于UMC 0.6μm BCD工艺,采用HSPICE进行仿真验证.结果表明,该乘法器的线性输入范围可达±2 V,非线性误差和总谐波失真分别小于1%和0.3%,适用于要求输入范围大、非线性误差小及失真低的系统. 相似文献